在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2059|回复: 1

[求助] 关于Vivado的Implementation Timing Stimulation的问题

[复制链接]
发表于 2017-4-1 13:32:30 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好
      我在用Vivado做一个FPGA模块设计,进行到了后仿阶段,遇到了Implementation Timing Stimulation时没有波形或者波形错误的问题。时序分析如下图,没有报错。      接下来两张图是Implementation Timing Stimulation时,频率分别设置为50MHz和66MHz时的波形图,50MHz时是正确的,但是到了66MHz就变成错误的波形了,至于到了200MHz就连波形都没有了(因为时序分析显示关键路径为3.7ns,我期望这个模块能跑到200MHz)。最后一张图是我时序分析时用的XDC约束文件。
       想向大家请教发生这个问题的原因是什么?是软件使用方面的问题还

时序分析:
QQ图片20170401131946.jpg


50MHz:
QQ图片20170401131957.jpg


66MHz:
QQ图片20170401132004.jpg


XDC约束:
QQ图片20170401132015.jpg
 楼主| 发表于 2017-4-1 13:34:10 | 显示全部楼层
器件为xc7vx485tffg1157-1
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-3-10 15:50 , Processed in 0.016057 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表