在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4019|回复: 7

[求助] DC-DC大尺寸功率管不需要ESD基于什么考虑?

[复制链接]
发表于 2016-8-10 14:53:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好!
     本人在做一个BOOST的电路,画版图时大家都说功率管引脚是不需要ESD的,以前师兄就是这么做的,但是问原因大家也不太清楚。故在此发帖一问。而且在同学提的TI的版图里面,也发现功率管的确没有ESD。
发表于 2016-8-10 15:43:47 | 显示全部楼层
以前也遇到过,部分原因是因为这颗MOS的total width很大(一般都上千的),所以total的OD面积会很大,能承受一定程度的ESD。
发表于 2016-8-10 16:23:56 | 显示全部楼层
功率管面积很大,直流都可以承受1,2A了 ESD电流根本就不是事儿!
 楼主| 发表于 2016-8-10 17:27:51 | 显示全部楼层
回复 2# Snowy2016

OD是指扩散区?
是不是可以这样理解:
功率mos自身就与衬底或者阱形成反偏的PN结,而且由于其扩散区面积大,能承受的电流也就很大了,不至于造成热损坏。

另外:
如果一个DC-DC的功率管要加ESD的话,需要考虑什么?PVSS PVDD的抖动在这里面扮演什么角色?

thx!
发表于 2016-8-10 17:45:06 | 显示全部楼层
回复 4# ajk1991

   嗯嗯!OD就是扩散区,原理就是你讲的那样子!   你说的抖动我就了解了。
发表于 2016-8-15 17:04:17 | 显示全部楼层
如果功率管导通不均匀的话,也不一定能过相应的ESD标准
发表于 2016-8-22 08:02:42 | 显示全部楼层
功率管一般都是采用自保护的,让它自己抗ESD。
在器件设计最初就会有这种设计需求。
发表于 2016-8-27 15:24:04 | 显示全部楼层
DC-DC设计要考虑的是大面积的MOS的EOS能力。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 20:04 , Processed in 0.020192 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表