在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 2977|回复: 3

[求助] DC综合时对带有PAD的设计如何处理?

[复制链接]
发表于 2016-8-3 10:08:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
请教各位大神,带有PAD的设计在综合时如何处理?查了一些信息,说是PAD不参与综合,一般进行什么样的操作呢?把这部分dont_touch,还是说IO库文件只添加在Link_libray而不添加在target_library中即可?另外我见有说是需要在PAD输入输出处添加buffer,需要这么处理吗还是说只需要在时钟的输入端添加?最后,带有PAD的设计已经作为一个完整的芯片存在,综合时候的set_drive_cell和set_load如何设置啊?
发表于 2020-5-4 22:45:12 | 显示全部楼层
同问
回复 支持 反对

使用道具 举报

发表于 2021-12-30 14:09:28 | 显示全部楼层
顶起
回复 支持 反对

使用道具 举报

发表于 2021-12-30 16:36:58 | 显示全部楼层
pad加到link_library,不要加到target_library,这样工具在代码中遇到就从link里找,同时工具不会自动生成新的pad到网表中。
buffer一般不需要人工加,建议由综合工具自行决定,时钟相关的加buffer或mux可以方便脚本中定位,看需要。
有pad时,针对input,要设set_input_transition,一般不使用set_driving_cell,针对output,要设set_load。
transition值与load值要看通讯协议要求,如果没有要求可以根据板级连接的情况去预估,比如连接几个器件、每个器件的情况等。

回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-22 00:34 , Processed in 0.013974 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表