在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4857|回复: 11

[求助] PLL稳定性问题

[复制链接]
发表于 2016-8-1 11:55:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
做了一个PLL,刚流片回来。设计要求是:输出频率4M~40M

实际测量结果:频率只能工作在10M~40M,频率低于10M就锁不住。

问题:同样在两倍频率情况下,输出频率低于10M,输出就锁不住

        按照我在想法,同样在倍频条件下,环路在稳定性应该跟输入和输出频率无关那。
        向各位大神求助,谢谢!!!
 楼主| 发表于 2016-8-1 14:13:03 | 显示全部楼层
跟我设计带宽有关还是?我的PLL带宽椒195KHz
发表于 2016-8-1 16:49:23 | 显示全部楼层
在输出低频时的相位裕度是不是不够?
考虑PVT, VCO的振荡频率最低为多少?
发表于 2016-8-1 23:41:13 | 显示全部楼层
是不是因为你在低于10MHz的时候KVCO也比较小,导致你带宽太小了,然后你初始的frequency offset🈶差的比较多,pll track不了了;或者你KVCO比较大,stability有变化。大小根据你VCO结构来定吧
 楼主| 发表于 2016-8-2 10:05:22 | 显示全部楼层
回复 3# jiajie109


   请教下,输入频率不同系统的相位裕度会不同吗?   仿真看,VCO输出4M频率都是没问题的。
 楼主| 发表于 2016-8-2 10:07:12 | 显示全部楼层
回复 4# hzx85337856

     请教下,初始frequency offset差别比较大,无法track,是什么情况导致的?
发表于 2016-8-2 22:10:24 | 显示全部楼层
回复 6# king0798

    就是你上电的频率离你的理想频率差的有点远,你用loop去减小这个差距,不过可能会有cycle slipping,增加这个差距。。。。
    这个是根据结构来说的,如果你用pfd的话,理论上是可以track住的。你的输出频率是什么样的啊?
 楼主| 发表于 2016-8-3 09:47:33 | 显示全部楼层
回复 7# hzx85337856


   我的结构是典型在CP PLL,用在典型PFD,所有都是CP、无源滤波器和VCO都是典型在结构。10M以下输出是有频率输出在,平均频率椒对在,就是典型在锁不住,没track到。
发表于 2016-8-3 10:03:57 | 显示全部楼层
这描述都什么呀,能不能讲清楚一点,看着有点费劲......
 楼主| 发表于 2016-8-3 10:07:47 | 显示全部楼层
回复 9# windwithgone


   其实就简单问下, CP PLL 输出频率 不同在话,怎么会导致锁不住?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 20:44 , Processed in 0.025255 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表