在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7394|回复: 12

[求助] pin脚连接MOS的漏端,是否不需要限流电阻和二级ESD

[复制链接]
发表于 2016-7-25 16:58:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大侠请教一下,如果芯片的pin脚没有连接MOS栅端,连接的是MOS管的漏端或源端的话,比如0.5um工艺中W/L=20/1的管子,那么限流电阻和二级ESD的GGNMOS是否可以省掉?我自己感觉应该可以省掉,因为二级ESD的作用是为了保护栅端而钳位电压到一个比较低的值,既然现在没有连接栅端,那这个二级的可以不要了。
没有流片经验,还望指点一二,谢谢了!
发表于 2016-7-25 21:36:10 | 显示全部楼层
电阻要看看是否可以省掉  需要计算一下的 加我的qq1132359995 需要结合实际状况看的
发表于 2016-7-28 09:37:22 | 显示全部楼层
如果要去掉限流电阻和ESD保护,这个内部MOS管的漏端要做成ESD layout的形式,并且最好有个金属引线的电阻,ESD管要先于这个管导通
发表于 2016-8-1 09:28:46 | 显示全部楼层
回复 1# ygyg100

如果这个pin只有看到MOS管的drain/source的话,本来就不用串连电阻。
但如果MOS管的布局没照ESD layout rule 畫好,这MOS管還是有可能被ESD击穿
 楼主| 发表于 2016-8-1 11:00:21 | 显示全部楼层
回复 4# michang5342

感谢!

那就是说,即使W=20,L=1这么小的管子,只要按照ESD rule画的话,限流电阻和二级GGNMOS就可以不要吗?
发表于 2016-8-1 16:44:26 | 显示全部楼层
限流电阻最好不要省
发表于 2016-9-14 11:06:24 | 显示全部楼层
D 端接到 PAD上去最好采用ESD画法。之前碰到过这种解法的MOS采用了ESD画法但是把S D接反了最后还是ESD被击穿的。
发表于 2016-9-18 15:23:32 | 显示全部楼层
如果MOS管足够大的话是可以把限流电阻去掉的,但是LZ举例的MOS尺寸太小了,肯定要加限流电阻的。
发表于 2016-9-22 11:23:06 | 显示全部楼层
如果不要secondary ESD ,则需要满足foundary 的design rule,例如加RPO layer.(I am freshman)
发表于 2016-9-24 12:46:36 | 显示全部楼层
如果限流电阻对pin脚性能没影响,建议加200ohm;如果加不了限流电阻也没事,与pad连接的Drain、source都按照ESD rule 画就ok。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-25 02:49 , Processed in 0.021307 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表