|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
看了一大推论文和书籍(只是有关电荷泵锁相环),可以搭出电路,也可以仿真出JITTER和相位噪声,不过越来越感觉自己在迷失方向。
看了很多论文,总结了一下设计PLL的流程:
1. pll线性模型,用MATLAB搭出一个行为级模型,然后仿真线性系统特性;
2. 搭建基本电路,进行仿真;(部分电路可以用VERILOG-A替代)
3. PSS+PNOISE仿真相位噪声;
4. 用MATLAB拟合相位噪声曲线;如果不合适重新调整电荷泵电流,滤波器参数,使得低频和高频下抑制相位噪声能够折中;
问过一些高人,PLL的关键指标:抖动,相位噪声和杂散,锁定时间。有高人能指出PLL的架构选择是如何在这些参数间折中考虑的?
于是找了很多相位噪声的IEEE论文,这些论文你索引他,他索引你。总感觉抓不到根本。
也许是我们的设计指标太低了,目前对JITTER和锁定时间没有太大的要求,MCU方向。感觉自己不知道怎么深入下去了,求指点? |
|