在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7709|回复: 17

[求助] 求助二级ESD管子的画法

[复制链接]
发表于 2016-5-26 14:29:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 小威_Liu 于 2016-5-26 18:04 编辑

下图的电路二级的那个反相器的管子如何画,需要遵循ESD的rule来画吗?现在是想按照普通管子来画,但是担心会有问题,有大神来解释吗?
QQ图片20160526142445.png


IMG_20160526_175550.jpg
补充了一个电路,就是图中的INV的输出端P管和N管的drain端,不加RPO也不拉宽,打ESD会不会击穿。
发表于 2016-5-26 15:53:35 | 显示全部楼层
考虑考虑latch-up的问题
 楼主| 发表于 2016-5-26 16:00:30 | 显示全部楼层
回复 2# tcx963258


   这个已经考虑过了,现在就是关于漏端需不需要拉大的问题搞不明白。
发表于 2016-5-26 17:22:43 | 显示全部楼层
打ESD时不会击穿你的第二级驱动的管子,如果你那个HV端口 是功率器件的的端口有可能在测试的时候外部高电位会通前一级的gate 电容耦合 触发latch-up的问题。
 楼主| 发表于 2016-5-26 19:04:34 | 显示全部楼层
回复 4# tcx963258


  我的P、N管用双环隔离了的,就不会出现这个问题了,肯定不是像普通的反相器那样画的,我是担心它们的源极和漏极不按ESD  rule画会发生问题,既然不会击穿那我就放心了。
发表于 2016-5-27 10:36:10 | 显示全部楼层
还是最好按照ESD的rule来制成
 楼主| 发表于 2016-5-27 10:51:46 | 显示全部楼层
回复 6# suly


   是什么原因啊?会导致管子击穿吗?
发表于 2016-5-27 13:43:44 | 显示全部楼层
inv 應該不用撐, 注意latch up 問題就好, 但後面的MN2 Mos 必須做很大, 或者稱ESD.
 楼主| 发表于 2016-5-27 14:55:18 | 显示全部楼层
回复 8# Yestare


   嗯!有做latch up防护的,最后的那个N管肯定的,那是主要的泻放通路,都是按ESD rule画的,谢谢了!
发表于 2016-5-28 16:50:24 | 显示全部楼层
需要将漏端拉开,一方面增加散热面积防止大电流时过热烧毁,另一方面拉开孔栅的距离提高漏端抗击穿能力。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 05:14 , Processed in 0.023890 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表