在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: philosics

[求助] 全差分运放的建立时间和压摆率仿真

[复制链接]
发表于 2021-5-8 11:19:04 | 显示全部楼层
发表于 2022-4-21 16:36:40 | 显示全部楼层
我是新人,想请问一下楼主方法三的话阶跃信号的幅度要加到多少?
发表于 2022-6-17 09:41:56 | 显示全部楼层


请问你们仿真时候都是开环吗 但是不用的话感觉稳不到共模点
发表于 2022-7-28 11:58:33 | 显示全部楼层
开环和闭环仿出来不一样啊...我是加方波测得sr
发表于 2022-8-6 23:58:35 | 显示全部楼层


wwwcy 发表于 2022-7-28 11:58
开环和闭环仿出来不一样啊...我是加方波测得sr


你好,我最近也仿全差分的SR,你觉得哪个办法靠谱啊。
发表于 2022-8-8 10:49:45 | 显示全部楼层


LDDD1997 发表于 2022-8-6 23:58
你好,我最近也仿全差分的SR,你觉得哪个办法靠谱啊。


网上搜了一下,开环测闭环测的都有,我感觉开环测SR方便点,建立时间应该是要闭环
发表于 2023-2-14 14:26:55 | 显示全部楼层
首先要搞明白全差分电路SR的计算原理吧,他是vout1,vout2两边的摆率相加的吧,所以开环仿真时,vp加阶跃信号,vn悬空,仿真输出选择vout1-vout2应该就可以了。

闭环仿真的话,就是负输入端和vout2短接,,vp加阶跃信号,仿真输出选择vout1就可以了。

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 13:43 , Processed in 0.016909 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表