在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3198|回复: 6

[求助] ESD问题

[复制链接]
发表于 2016-1-4 08:29:24 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
NMOS做ESD device时候,P+ ring 是紧靠NMOS的source端好呢?还是远离source端一段距离?
发表于 2016-1-4 09:35:23 | 显示全部楼层
对于GGNMOS这种用法,楼主说的我想象了两种模型。
1、source放在NMOS管的外侧,这是p+ ring是靠近;source放在NMOS管的内侧,这是p+ ring是远离。
     这种情况常规都用靠近(source在外侧),原因一般的书都会说,防止电流直接通D端到ring,这就真烧了。
2、source放在这个NMOS的外侧,p+ring里的近一点儿,还是远一点儿。这个我不知道会有啥具体情况,就是想象下因为source和p+ ring用metal直连,能够保证任何情况下的等电位,所以只要遵守design rule,远近应该没啥问题。
第2点这点我不是很确定,请大家指导。
发表于 2016-1-4 12:36:03 | 显示全部楼层
ring的远近会影响snapback的trigger point
发表于 2016-1-4 17:58:15 | 显示全部楼层
我们实验室设计ESD保护,一般ring的情况没有深究。都是按照design rule上面关于ESD器件那一块来进行就好,但是原理上应该是远一点比较好,防止直接通过ring放电
 楼主| 发表于 2016-1-5 14:28:35 | 显示全部楼层
TKS all   ,只是看到不同工艺的ESD,所以疑惑了
发表于 2016-1-6 10:43:57 | 显示全部楼层
好问,等大牛帮答!
发表于 2021-4-13 14:41:44 | 显示全部楼层
再顶一下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 19:47 , Processed in 0.026009 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表