马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
Cadence 2016
校园招聘火热进行中 公司介绍 Cadence是一家电子设计自动化
(EDA)与半导体知识产权(IP)的领先供应商。我们的定制/模拟工具帮助工程师设计构成芯片级系统(SoCs)芯片的晶体管、标准单元和IP模块。我们的数字工具可对千兆级、千兆赫兹及最新半导体工艺节点的SoC进行自动化设计和验证。我们的IC封装和PCB工具可实现完整的电路板和子系统的设计。 Cadence还提供用于存储器、接口协议、模拟/混合信号组件和专业处理器设计IP和验证IP不断增长的产品。在系统层面,Cadence提供一个集成的硬件/软件套件协同开发平台。总之,Cadence的创新技术在创造改变生活的重大电子产品中起着至关重要的作用。 Cadence作为全球EDA行业的领军人物,我们为优秀的你提供有竞争力的薪酬福利,前沿的技术平台,全面系统的培训课程和畅通的职业晋升通道。同时你还将参与到众多的公益活动和多彩的员工活动中。无论是你的技术能力,外语水平,还是管理技巧,人际沟通,都能得到全方位的提升,使你在未来的工作和生活中受益良多。我们关注每一个员工的职业发展,并为之努力。
欢迎关注Cadence大街网主页http://www.dajie.com/corp/1003726/project/56726 欲了解职位详情请查询“
就业机会”
of
www.cadence.com.cn或关注Cadence公众微信平台:Cadence微招聘 需求专业 微电子,电子信息工程,计算机,软件工程及相关专业的2016届毕业的硕士、博士生投递。
投递方式:
If you have interest, PLS send your update CV to job_china@cadence.com(简历投递格式:姓名+学校+申请职位+工作地点)
空缺职位 若干产品验证工程师,产品工程师,前端工程师,软件研发工程师,等职位空缺在上海和北京
上海 1.产品验证工程师 - 数字后端 (DSG) 职位描述: (1)验证数字后端EDA工具Encounter/Innovus,确保产品在整个后端设计流程中可以正确工作,实现各个步骤的设计目标并满足性能要求,签字认可产品发布。 职位需求: (1)熟练掌握微电子专业的基础知,深入理解时序功耗分析优化,超大规模集成电路制造工艺原理,先进制程设计规则者优先 (2)熟悉IC设计流程,有使用EDA工具(Cadence/Synopsys/Magma/Mentor)经验者优先 (3)熟悉Linux/Unix工作环境,熟悉perl/tcl/csh等,有脚本设计经验及自动化测试经验者优先 (4)具备良好的自学能力和团队协作精神。 (5)本科及以上学历,英文读写流利,听说熟练。 2.产品工程师 - 数字后端 (DSG) 职位描述: 设计开发数字后端工具Encounter/Innovus,并对Cadence亚太及全球数字后端业务提供技术支持。 职位需求: (1)熟练掌握微电子专业的基础知,深入理解时序功耗分析优化,超大规模集成电路制造工艺原理,先进制程设计规则者优先 (2)熟悉IC设计流程,有使用EDA工具(Cadence/Synopsys/Magma/Mentor)经验者优先 (3)熟悉Linux/Unix工作环境,熟悉perl/tcl/csh等,有脚本设计经验及自动化测试经验者优先 (4)具备良好的自学能力和团队协作精神。 (5)本科及以上学历,英文读写流利,听说熟练。 3.前端工程师 (IPG) 职位描述: (1)负责IP和SoC设计, 验证和实现. (2)日常工作: 数字芯片设计微架构, RTL 编程, 逻辑综合,功能验证, 测试, 和静态时序分析. (3)硬件描述语言, 掌握verilog 或 vhdl. (4)熟悉C/C++/perl/tcl/csh/python,UNIX, Linux. (5)优秀的分析和解决问题的能力.对复杂的技术的问题有快速分析的能力,对新的知识有较强的学习能力. (6)优秀的沟通能力和团对合作精神. (7)积极主动, 有责任心. 职位需求: (1)微电子,电子工程或计算机相关硕士以上学历 (2)既能独立工作也能团对合作 (3)较强的语言沟通能力,包含英语和中文. (4)有以下经验者优先: ASIC 设计, FPGA 设计, 计算机体系架构, SOC 设计,DDR 4. 软件研发工程师 - 数字后端 (DSG) 职位描述: (1)负责开发和维护数字电路后端(物理)设计软件,包括数据库的开发、用户界面开发、布局、布线及时序分析等。 (2)应用前沿的思想和算法改进当前软件,提高软件性能和质量。 (3)根据最新工艺发展,实现新功能,满足工艺发展需求。 职位需求: (1)计算机,电子或者数学专业硕士及以上学历。 (2)精通Linux/Unix环境下的C/C++编程,具备扎实的数据算法功底,熟悉软件开发流程。 (3)有很好的团队合作精神,英文读写流利,听说熟练。 (4)工作积极热情,具有探索和创新精神。 (5)熟悉数字后端设计算法者优先。 5.软件研发工程师 — Palladium(SVG) 职位描述: (1)参与 Palladium验证计算平台的调试工具开发。 Palladium是目前唯一一款基于处理器的全集成高性能验证计算平台,它在一个统一的验证环境中综合了模拟(Simulation)、加速(Acceleration)与仿真(Emulation)。 (2)负责Palladium调试工具的图形界面的开发及维护。 (3)参与开发下一代验证计算平台的核心模块。 职位需求: (1)精通C/C++程序设计语言,精通数据结构和算法,熟悉Java,Tcl/Tk 和Shell脚本程序设计,熟悉Linux/Unix开发环境 (2)熟悉多线程程序设计,有RPC和Socket编程经验者优先 (3)了解硬件设计语言Verilog或VHDL,具有数字电路逻辑设计知识者优先 (4)本科及以上学历,专业:EE/CS/CE ,英文读写流利,听说熟练,有团队合作精神,能够适应和世界各地开发人员一起工作的环境 (5)具有EDA/CAD行业工作经历或逻辑设计验证经验者优先 6. 软件研发工程师(DSG-SSV) 职位描述: (1)作为软件工程师,负责Cadence Voltus芯片电源完整性分析软件开发和维护。
职位需求: (1)熟练使用C或C++,熟悉Linux/Unix开发环境 (2)精通数据结构和算法,了解数值算法或多线程编程优先 (3)有半导体知识、EDA软件使用或开发经验者优先 (4)微电子及相关专业硕士及以上学历,英文读写流利,听说熟练
北京 1.软件研发工程师(CPG) 职位描述: 开发和维护Cadence模拟电路仿真器/特征化参数提取工具/模拟电路设计集成环境 职位需求: (1)精通C++编程,熟悉Linux/Unix开发环境 (2)熟悉模拟电路设计优先 (3)熟悉如下相关语言优先:Spice, Verilog, Verilog-A, Verilog-AMS, VHDL-AMS (4)熟悉GUI开发,特别有QT toolkit使用经验优先 (5)熟悉逻辑综合或静态时序分析相关知识优先 |