在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3435|回复: 5

[求助] DC综合后已无时序违例但是ICC data_setup时又出现

[复制链接]
发表于 2015-11-16 22:47:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在DC综合里面已经把时序违例都解决了,但是在ICC data_setup里面的timing.report里面又出现setup的违例,而且违例较大,是时钟周期的一半左右。我看了一下违例路径,占最多的是PAD的延时。而且由于该条路径是在时钟下降沿工作的,所以required time也特别小,这种问题要怎样解决
发表于 2015-11-17 20:00:54 | 显示全部楼层
分析一下约束,如果时钟是内部的,与PAD相关的是否合理?如果是PAD进来的,时钟也会有PAD延时,应该问题不大。感觉是约束定义问题。
 楼主| 发表于 2015-11-17 20:53:36 | 显示全部楼层
回复 2# songw
时钟也是外部给的,而且今天把约束放的很宽,但是违例还是很大。不知道是不是双边触发的缘故,对于这样的电路设计在DC综合时需要怎样特殊的定义,求教
发表于 2018-8-29 14:42:30 | 显示全部楼层
回复 3# touattianjin

你好,我也遇到了同样的问题,你后来怎么解决的
发表于 2020-9-18 16:17:35 | 显示全部楼层
你好,我也遇到了同样问题,请问你解决了吗?
发表于 2020-10-21 11:24:49 | 显示全部楼层
我也遇到过,建议如果设计跑起来时间不是很久,建议把CTS跑完,再看有没有时序违例,一般ICC会修掉的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 20:02 , Processed in 0.025622 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表