在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2445|回复: 6

[求助] 高性能CPU的时钟是什么结构

[复制链接]
发表于 2015-11-10 10:37:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
比如英特尔的酷睿,IBM的POWER等。工作频率3-4GHz。是用锁相环吗?是环振还是LC啊?求指导。
发表于 2015-11-10 11:46:53 | 显示全部楼层
System PLL. 对phase noise 要求不高,都是用ring做。
 楼主| 发表于 2015-11-10 18:59:48 | 显示全部楼层
回复 2# lwjee


   有没有个datasheet之类的东东可以看看的?这种东西该去哪里找啊?
谢大神。
发表于 2015-11-10 21:28:05 | 显示全部楼层
高同学
发表于 2015-11-11 09:38:30 | 显示全部楼层
回复 3# danglang


    没有。Intel的一些ISSCC关于PLL的会讲。主要听别人讲的,业界传说。
 楼主| 发表于 2015-11-11 19:29:37 | 显示全部楼层
回复 4# 好男孩060332


   你是?这个ID是不是该换换了。。。。。。
发表于 2015-11-12 22:40:04 | 显示全部楼层
回复 1# danglang

肯定不是LC啊!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 05:56 , Processed in 0.023319 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表