在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2731|回复: 6

[讨论] 关于用Two-stage Amplifier当做比较器的缺点

[复制链接]
发表于 2015-10-22 00:45:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
想知道,像这种最基本的N-type two-stage 比较器,其实它有什么缺点?欢迎大家讨论讨论,发表观点。
理论上,‘正’端的输入电压只要比‘负’端的输入电压(参考电压)大,输出端则为高电位,反之则为低电位;但我比较困惑的是:假如输入‘负’端的参考电压比MOS的门槛电压Vth还小的话,或者说共模输入电压都比Vth还小的话,理论上比较器应该就挂掉不能用了吧,但在实作的时候不管‘负’端或‘正’端的输入电压有多低电位,依然可以当比较器使用,为什么这样?

Two stage amp

Two stage amp
发表于 2015-10-23 16:58:42 | 显示全部楼层
NMOS,即使VGS=0, ID会接近0,但不会是0.
没有任何器件能做到关断电阻无穷大。
发表于 2015-10-23 18:43:46 | 显示全部楼层
实际使用中Vref的变化应该不大吧,如果如你所说Vref<Vth,比较器确实不正常工作了,这时候应该用PMOS输入了吧
 楼主| 发表于 2015-10-24 00:03:42 | 显示全部楼层
回复 3# victor0o0
假如先不考虑比较的速度。这个OP增益我做到了60+dB,我把stimulate的结果跑出来,感觉还是可以正常使用啊。还有尝试过‘正’端给了DC=0.3, ‘负‘端给了DC=0.1,输出也是能达到高电位(3.3V)。 所以感覺就是很困惑。
PS:模拟结果绿色的曲线是输出,黄色是’负’端输入,红色是‘正’端输入,power supply是3.3V,process是.18
1.png
2.png
发表于 2015-10-24 07:39:58 | 显示全部楼层



  实作 是simulation ?
一般cmos 低压是使用 pmos ,
pmos + nmos 是做 rail-to-rail input
你 simulation 切换是 1.5v .nmos 还工作阿
你可以跑  sinwave  0~0.7v
发表于 2015-10-24 14:22:07 | 显示全部楼层


回复  victor0o0
假如先不考虑比较的速度。这个OP增益我做到了60+dB,我把stimulate的结果跑出来,感觉还 ...
dires1118@126.c 发表于 2015-10-24 00:03




   已经不正常了吧,响应速度那么慢
发表于 2015-11-13 13:36:38 | 显示全部楼层
動很慢 多少還是有電流
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-4 00:54 , Processed in 0.026906 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表