在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: istart_2002

[原创] 基准输出接大点电容会震荡,可以怎么改进?

[复制链接]
发表于 2015-8-28 13:07:57 | 显示全部楼层
输出和负载电容之间用一个电阻隔离。
 楼主| 发表于 2015-8-28 13:38:25 | 显示全部楼层
 楼主| 发表于 2015-8-28 13:43:58 | 显示全部楼层


用跟随器。。
hszgl 发表于 2015-8-28 12:27




    那不如直接后边加一路,把正温系数电流引出来简单点~
发表于 2015-8-28 15:13:01 | 显示全部楼层
op输出到电源之间,加上大MOS电容。前提,op是单级的。
头像被屏蔽
发表于 2015-8-28 15:31:29 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
 楼主| 发表于 2015-8-28 15:51:21 | 显示全部楼层


op输出到电源之间,加上大MOS电容。前提,op是单级的。
hehuachangkai 发表于 2015-8-28 15:13




本来用的就是折叠式共源共栅单级运放,输出到电源之间串的(120/10的PMOS电容并1200fF的MIM电容)
 楼主| 发表于 2015-8-28 15:52:25 | 显示全部楼层


1. 增大运放输出到电源的电容;2. 用一电容并联R2.
试试看
forest820 发表于 2015-8-28 13:53



什么原理啊?
发表于 2015-8-28 18:04:17 | 显示全部楼层
回复 12# istart_2002


    不见得。
发表于 2015-8-28 20:56:19 | 显示全部楼层
回复 17# istart_2002

我前面说的那个是想把输出节点放到正反馈环路去,避免负反馈环路引入两个低频极点,不过这个方法是我乱猜的,估计实际电路中不可用。

R2上并联电容应该是想引入一个左半平面零点,改善相位
发表于 2015-8-30 09:51:20 | 显示全部楼层
用單級op
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-10 21:30 , Processed in 0.033307 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表