| 
本帖最后由 jicheng_trainin 于 2015-11-4 14:53 编辑
×
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册  
 
 你是否还在为学校没有实战IC设计的机会而发愁?你是否有意转岗从事IC设计行业却没有方向?你是否向往IC设计的高薪资但缺少知识经验无从下手?
 加入吉成培训吧!吉成培训,专注IC设计培训。常年开设《初级数字IC设计工程师实战培训》 《数字版图PR设计工程师实战培训》 《IC版图设计工程师实战培训》等课程。 随着国家大力发展集成电路产业,IC设计工程师需求一直都很旺盛,而IC设计工程师的薪水待遇一直保持在比较高的水准。硕士应届毕业生的年薪都在15-25W。 而IC设计方面的学习一直资料较少不成系统,自学是非常低效而且困难的。企业对于IC设计工程师的招聘也都要求有相应的技能和项目实战经验。 基于企业对于IC设计工程师的旺盛需求,我们特此制定以实际项目为主体,以设计流程为引导,以EDA工具使用为内容,提供一个完整的IC设计实战课程。 通过我们的实战培训,并且利用我们在IC设计行业的人脉,让学员能找到一个合适的IC设计职位。 
 课程亮点: - 以模拟公司项目的方式授课,每次配套上机练习,帮助学员熟悉整个ASIC流程,对每个环节,特别是常用的EDA工具有个基本的了解和使用,最终使学员能独立完成每次的练习,最后完成整个项目。 - 通过此课程,使学员们熟悉数字IC设计的完整设计流程,以具体的设计实例,获得一次从RTL-NETLIST-GDS的规范的工业化的设计经验,相当于获得了一次数字IC设计公司的实习经历。 - 通过对于Modelsim, Design Compiler, Formality, Primetime, ICC等业界大多数IC设计公司所通用的设计工具进行指导,参加完整个课程之后,能够通过数字IC工程师的招聘。 - 分别对前端和后端设计进行两次实战考试测试,检测和巩固学习效果。 - 可以长期提供远程服务器使用,切合IC设计公司的工作环境,让学员反复学习练习。 
 新一期课程将于11月15号正式开始。这些课程主要是面向有一定电子基础的在校研究生、应届毕业生和在职转岗的员工,如果你想从事数字IC行业,但又苦于没有机会接触数字IC设计,我们为你提供贴合公司实战的数字IC培训,满足IC设计公司的招聘需求。先前结束的课程培训,效果都还不错,有多数学员通过培训后找到合适的数字IC设计职位。 有兴趣的朋友也可以加QQ交流群:491524226 授课时间:每周末上课一整天。 授课地点:上海市职业培训中心(预约) 可发送邮件进行咨询:jicheng_training@vip.163.com QQ: 1470500977 微信公众号:“吉成培训” 微信号:jicheng_training 联系人: 来老师 13301769063 
 以下是各个课程的详细课程安排: 《初级数字IC设计工程师实战培训》 | 序号 | 课程内容 | 课程时长 | 适应职位 |  | 1 | 数字设计流程介绍  软件安装  UNIX和文本编译器常用指令 | 10课时 | Basic Skill |  | 2 | 学习Verilog语言  学习Coding Style  经典verilog电路模块实现  Modelsim使用 | 10课时 | ASIC Design   Engineer ASIC Design Verification
 
 |  | 3 | 项目IP RISC core的结构分析  项目实现  项目参考代码分析 | 10课时 | ASIC Design   Engineer/  ASIC integrate engineer |  | 4 | 仿真验证介绍  Testbench编写  经典电路模块设计并验证 | 10课时 | ASIC Design Verification engineer/  ASIC integrate engineer |  | 5 | 主流验证语言学习(C++/systemC/systemverilog)  主流验证方法学学习(OVM/UVM)  UVM 环境实例实战 | 10课时 | ASIC Design Verification engineer/ ASIC integrate engineer
 |  | 6 | 前端设计实战测试。理论部分进行考试,实战部分进行上机测试。 | 10课时 | 
 |  | 7 | 逻辑综合原理  TCL语言介绍  Design Compiler使用  上机实验 | 10课时 | ASIC Design   Engineer Front-End ASIC Design CAD Engineer
 |  | 8 | 标准单元库,综合约束  多时钟,多周期,异步介绍  上机实验  项目DC实现,分析报告 | 10课时 | ASIC Design   Engineer Front-End ASIC Design Engineer
 |  | 9 | 形式验证原理  Formality使用  上机实验  项目Formality检查 | 10课时 | ASIC Design   Engineer Front-End ASIC Design CAD Engineer
 |  | 10 | 静态时序分析原理  Primetime介绍  上机实验  项目Primetime分析 | 10课时 | ASIC Design   Engineer Front-End ASIC Design CAD Engineer
 |  | 11 | 自动布局布线流程介绍  ICC介绍      DRC,LVS,ANT介绍  上机实验 | 10课时 | Physical Design Engineer Back-End ASIC Design CAD Engineer
 |  | 12 | 后端设计实战测试。理论部分进行考试,实战部分进行上机测试。  项目P&R实现 | 10课时 | 
 | 
 
 《数字版图PR设计工程师实战培训》  | 序号 | 课程内容 | 课程时长 | 适应职位 |  | 1 | 数字设计理论基础  经典面试题目解析  数字设计流程介绍及演示 | 10课时 | Basic Skill |  | 2 | 数字版图设计ICC(一)  Introduction and Overview  Data Setup and Basic Flow  上机实验 | 10课时 | P&R ASIC Engineer Back-End ASIC Engineer
 |  | 3 | 数字版图设计ICC(二)  Design Planning  Placement  上机实验 | 10课时 | P&R ASIC Engineer Back-End ASIC Engineer
 |  | 4 | 数字版图设计ICC(三)  CTS  Routing  上机实验 | 10课时 | P&R ASIC Engineer Back-End ASIC Engineer
 |  | 5 | 数字版图设计ICC(四)  Chip Finishing  Calibre DRC and LVS  上机实验 | 10课时 | P&R ASIC Engineer Back-End ASIC Engineer
 |  | 6 | 项目1 P&R实现 | 10课时 | P&R ASIC Engineer Back-End ASIC Engineer
 |  | 7 | 项目2 P&R实现(一) | 10课时 | P&R ASIC Engineer Back-End ASIC Engineer
 |  | 8 | 项目2 P&R实现(二) | 10课时 | P&R ASIC Engineer Back-End ASIC Engineer
 | 
 
 《IC版图设计工程师实战培训》 | 序号 | 课程内容 | 课程时长 |  | 1 | 基础知识:  学习数字、模拟电路设计流程  版图设计Demo演示  学习CMOS基本工艺流程 | 10课时 |  | 2 | 软件操作:  学习Linux基础指令  学习文本编辑器VI/GVIM  学习Cadence Virtuso软件使用  Virtuso基本配置文件  基本图形操作 | 10课时 |  | 3 | 版图设计流程操作:  学习Cadence schematic画电原理图  熟悉版图设计规则(design rule)  学习反相器(inverter)的结构及版图设计  学习二输入与非门和或非门的版图设计  学习Calibre DRC的配置和操作  学习Calibre LVS的配置和操作 | 10课时 |  | 4 | 数字版图基本模块设计:  学习版图实现的棍棒图  学习异或门、同或门的版图设计实现  学习D触发器的版图设计实现  学习SRAM的版图设计实现  完成数字版图基本模块的DRC、LVS验证 | 10课时 |  | 5 | 复杂数字版图设计:  学习4位加法器的版图设计实现  完成4位加法器的DRC、LVS验证  学习版图的优化设计  学习层次化结构版图设计 | 10课时 |  | 6 | 模拟版图设计:  学习无源器件结构及版图设计(电阻、电容)  学习有源器件结构及版图设计(特殊MOS管、三极管)  学习运算放大器版图设计  运放基本电路学习及版图布局  完成整体版图设计实现  完成运放的DRC、LVS验证 | 10课时 |  | 7 | 复杂模拟版图设计:  学习锁相环PLL版图设计  PLL基本电路学习及版图布局  完成子单元鉴频鉴相器PFD版图设计  完成子单元充放电路CP版图设计  完成子单元滤波电路LPF版图设计  完成子单元压控振荡器VCO版图设计 | 10课时 |  | 8 | 复杂模拟版图设计:  继续完成锁相环PLL版图设计  学习整体版图布局  完成整体版图设计实现  完成PLL的整体DRC、LVS验证  学习寄生参数提取 | 10课时 |  | 9 | Chip级版图设计:  学习PAD的版图设计  学习ESD电路版图设计  学习交叉对称版图设计以及如何添加dummy  学习sealring环的版图设计 | 10课时 |  | 10 | 版图设计课程测试:  理论测试,笔试  上机测试,完成一个复杂集成电路的版图设计及验证 
 | 10课时 | 
 |