在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3081|回复: 1

[求助] 新手求助,ConstraintSystem:59

[复制链接]
发表于 2015-7-14 21:36:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
ConstraintSystem:59 - Constraint <NET "SDA" LOC = AC4;> [test.ucf(14)]: NET "SDA" not found.  Please verify that:
1. The specified design element actually exists in the original design.
2. The specified object is spelled correctly in the constraint source file.

按这说法,SDA这个信号可能是优化掉了
把keep hierarchy设置为yes,就不报错了
但是我这是IIC的SDA,这么关键的信号怎么能被优化掉呢?我写了几百行代码就为了生成这个信号
在我看来,把keep hierarchy设置为yes,也只是保证不报错而已,实际上这个端口肯定也没信号出来,
初学FPGA,啥也不懂,这个问题怎么办?
发表于 2015-7-20 14:25:02 | 显示全部楼层
回复 1# sl0211


   看一下综合报告,肯定是某一级的关键信号被优化掉了,导致整个输出被优化掉。需要结合综合优化报告来检查源代码。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 08:42 , Processed in 0.016043 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表