在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9313|回复: 10

[求助] 全差分运放共模反馈和失真问题

[复制链接]
发表于 2015-6-18 21:36:51 | 显示全部楼层 |阅读模式
30资产
2015-6-18 21-29-01.png
如图,刚搭了一个全差分的运放,第一级是folded,第二级common-source,输出通过电阻,电容得到Vcm直接反馈到vb4
想请教高手两个问题:
1,图中仿真共模反馈的方法对么,电路开环,在Vref处提供ac,Vcm处插入iprobe。
仿真的stb结果如下
2015-6-18 21-12-53.png
2,用正弦波仿真的时候电路出现失真,第一级的输出到520mV左右就上不去了,同时共模信号和反馈回的vb4均有震荡。求教如何解决。
仿真环境是开环,输入的正弦波幅度2mV。
2015-6-18 21-17-01.png
第一个图是输入差分信号,后面两个是Vcm和偏置点vb4,最后一张是第一级的输出。

2015-6-18 21-12-53.png
 楼主| 发表于 2015-6-19 14:31:22 | 显示全部楼层
自己顶一下
发表于 2015-6-19 15:07:20 | 显示全部楼层
发表于 2016-2-25 12:04:23 | 显示全部楼层
本帖最后由 Luxuchang 于 2016-2-25 12:05 编辑

楼主的全差分后面接BUFFER没?
发表于 2016-11-7 10:46:24 | 显示全部楼层
发表于 2016-11-8 09:35:20 | 显示全部楼层
最好是第一级和第二级都加上共模反馈。
另外,从楼主的贴图上看,这是个3.3V的电路,不知道用的是什么工艺,但第一级的共模电压还不到500mV,第二级的输入管能工作吗?
发表于 2017-4-28 11:31:37 | 显示全部楼层
我现在也在做这个电路,请问一下偏置如何给,我尝试了很多,但是总是有管子处在线性区,麻烦指点一下啊。
发表于 2018-5-2 10:46:49 | 显示全部楼层
thanks for your sharing
发表于 2019-6-29 10:30:38 | 显示全部楼层
楼主仿真的是开环增益
发表于 2020-6-16 10:54:51 | 显示全部楼层
环路增益太低会导致HD3过高,失真
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 08:50 , Processed in 0.030466 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表