在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 蜡烛说懂你

[求助] 分析一LDO环路系统

[复制链接]
发表于 2015-6-10 21:27:23 | 显示全部楼层
和我们公司一样的结构哎。但是你的loop是正反馈。NMOS的gate要高电压,所以charger pump,但是charger pump提供电流小,所以把运放的输出部分接charger pump 其他的不接。
发表于 2015-6-10 21:28:35 | 显示全部楼层
这电路从哪里来的?
发表于 2015-6-10 21:44:55 | 显示全部楼层
回复 1# 蜡烛说懂你


  这是一篇相关patent,希望对你有所帮助。 Passive Bootstrapped Charge Pump for NMOS Power Dvice Regulators.pdf (600.96 KB, 下载次数: 205 )
 楼主| 发表于 2015-6-10 22:10:16 | 显示全部楼层
回复 13# mysantorini


   真的谢谢您了!
 楼主| 发表于 2015-6-10 22:32:45 | 显示全部楼层
回复 10# 我为自己袋盐


   谢谢您的回复。不好意思,反馈确实画错了,应该接到EA的负向端。最近正在测量功率管的尺寸,它的工艺很复杂,等确定下尺寸来以后,就仿一下环路,看看能否正常工作。另外,我还有几点不明白的地方:
1、为了使得功率管的漏失电压尽量小,servo给其提供直流偏置,这直流偏置有什么要求吗(看过几篇paper,说是要功率管工作在亚阈值区间)。
2、把主极点放在power gate的输出,而不是error amp的输出。好处是速度快,PSR好,原理是什么呢?还不是很清楚。功率管为NMOS,输出端的电阻近似为1/gm,但是NMOS的Cgs应该很大,电容是怎样将主极点的位置放在power gate的输出呢?

3、您所说的在output端的Cload模块指的什么?这里好像没有呢。
先谢过了
 楼主| 发表于 2015-6-10 22:34:47 | 显示全部楼层
回复 11# lwjee


   不好意思啊。我把环路的反馈接错了,反馈信号应该接到EA的负相输入端。
 楼主| 发表于 2015-6-10 22:35:48 | 显示全部楼层
回复 12# lwjee


   师兄以前做的。
发表于 2015-6-11 06:41:47 | 显示全部楼层
回复 15# 蜡烛说懂你


   工作在triod region是因为这个region下,vds最小,那么Voltage Drop就最小。其次,Cgs虽然很大,但是他和error opam 是被C隔离开来的。所以不影响第一个的极点。我说的Cload和Rload是一样的,就是你的LDO要带的负载。一般要求电容要大,这样越稳定。至于为什么快,我建议你还是看看拉扎维的书,多看几遍。里面都有提及。
 楼主| 发表于 2015-6-11 09:10:48 | 显示全部楼层
回复 18# 我为自己袋盐

这样啊,谢谢了。  这里是无片外电容,Out端没有接Cload。
发表于 2015-6-15 16:48:00 | 显示全部楼层
Servo看上去有点诡异啊,vref
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-28 22:33 , Processed in 0.028892 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表