在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3692|回复: 3

[求助] 求教ISE乘法器IP核的问题

[复制链接]
发表于 2015-3-28 12:50:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
ISE中自带的乘法器IP核如何设置延时2个时钟周期?为什么我生成的时候没有latency这个选项,生成后的xco文件中貌似也没有延时,但是生成的vhd文件中却有这么一句  “c_latency => 2”。请教高手,这怎么理解?是乘法器IP核每运算一次本身需要时延2个时钟周期,还是通过参数控制的?小弟新手,不太明白阿,希望高手帮帮忙,万分感激!
发表于 2015-3-28 23:51:24 | 显示全部楼层
1、乘法器是个很简单的IP,仿真下就知道到底要几个latency,xilinx的手册有时候写不全,IP还是要经过仿真才敢用。
2、如果不是用DSP slice,感觉自己写一个更好,有多少延迟自己能控制。
发表于 2015-3-29 22:27:53 | 显示全部楼层
乘车器 IP核  怎么没有ready 标志
 楼主| 发表于 2015-3-30 22:20:43 | 显示全部楼层
回复 2# glace12123

谢谢你的回复!你的意见非常好!我仿真后发现latency是生成IP核时pipeline stages设置的,我是个新手,自己写乘法IP估计还需时日,不过我又发现一个问题,当生成IP核时将pipeline stages设置为0(也就是没有时延),然后再modelsim中仿真会出错,不知为何?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-29 02:00 , Processed in 0.016781 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表