在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: sharpmental

[求助] Sigma-Delta的decimation/filter设计

[复制链接]
发表于 2021-8-31 23:05:57 | 显示全部楼层


sharpmental 发表于 2015-3-24 13:56
看了一些文章,还是不太理解数字滤波器这个东西。
数字信号处理书上面的滤波器都是作用于离散时间的、每个 ...


数字信号滤波处理后,是对信号做了扩位的。单bit SDM输出是0,1...的序列,经过滤波器处理后扩位之后,位宽增大了之后,小数位就体现出来了。比如定点设计为8bit,1bit整数,7bit小数,那[0,1000000]就代表了0.5.
发表于 2024-1-14 21:00:05 | 显示全部楼层
谢谢
发表于 2024-9-4 15:00:10 | 显示全部楼层
顶一顶 楼主解决了吗?我也有同样问题
发表于 2024-9-5 11:50:21 | 显示全部楼层
理解数字滤波器的关键在于对滑动平均滤波器、累加转存滤波器、半带滤波器等的z域传递函数的推导理解,以及通过将z=e^(j*2*pi*f/fs)代入传递函数后的幅相曲线特别是幅值曲线随f/fs的变化的分析。说白了还是对z变换的理解和运用,z变换不过关,基本上是理解不了数字滤波器的,即使会用工具设计可能也只是学了个样。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 00:07 , Processed in 0.015099 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表