在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3886|回复: 9

[求助] 在PCB Layout的那个阶段进行PI的仿真较为合适?

[复制链接]
发表于 2015-3-13 23:01:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在PCB Layout的那个阶段进行PI的仿真较为合适?布局阶段,只划分了平面,没有电容的信息,可以进行PI仿真(平面谐振)吗?根据仿真的结果放置电容和IC。等到不限结束后,在进行一次谐振分析,优化电容的放置。之后再进行压降仿真,这样的流程不知道对不多,请高手指点谢谢!
 楼主| 发表于 2015-3-13 23:01:48 | 显示全部楼层
修正一下“等到布线结束后,在进行一次谐振分析,优化电容的放置。之后再进行压降仿真,这样的流程不知道对不多,请高手指点谢谢!”
 楼主| 发表于 2015-3-13 23:03:29 | 显示全部楼层
我咨询了我们公司的PI仿真的同事,他说,他只做PI里面的压降仿真。但是我觉得,这种方法只能是后期的弥补,不能再布局前期的阶段进行预设计。
发表于 2015-4-9 20:07:15 | 显示全部楼层
其实电源完整性是信号完整性的一部分,在前仿真的时候就可以进行PI(我用hyperlynx linsim 就可以进行)。好像前仿真用处不大,关键还是后仿真的谐振、去耦方面吧。
发表于 2015-6-29 09:15:55 | 显示全部楼层
布线前做单点仿真,布线后做多点仿真。主要看你的参数设置,与实际元件的误差大小。
发表于 2015-8-4 14:33:40 | 显示全部楼层
嗯啊恩啊
发表于 2016-1-18 21:14:51 | 显示全部楼层
FYI.
Initial stage  -> DC
critical nets layout stage -> Dynamic-PI + SI + SMT Cap.
 楼主| 发表于 2017-9-21 19:49:28 | 显示全部楼层
回复 4# wangking13多谢回复,近期又开始搞这个了。
 楼主| 发表于 2017-9-21 19:50:04 | 显示全部楼层
回复 5# lhmc51fpga
 楼主| 发表于 2017-9-21 19:50:47 | 显示全部楼层
回复 7# etrobert

ok,thks!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 12:46 , Processed in 0.033493 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表