在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1645|回复: 2

[讨论] FPGA连续数据包的缓存设计,大婶们来讨论下?

[复制链接]
发表于 2015-1-31 22:38:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
类似PCIe、SRIO等等高速总线,从core里出来后,都是某标准接口,一包接一包的数据,往往需要自己去解析数据并产后继操作,但我感觉极限情况下(背靠背的数据包)缓存很容易溢出,问问大神们都是怎么设计缓存的? 单RAM?单fifo? 乒乓RAM?乒乓FIFO? 是先缓存后解析,还是先解析后缓存,或者直接解析数据分发到各级子模块的缓存? 各有什么优势?小弟主要想学习下!  我想这是一个比较有价值的话题,围观各位大神的小板凳会很多的~~~~

发表于 2015-2-3 22:26:47 | 显示全部楼层
为什么不用反压呢,如果IP本身数据处理不过来的话,完全可以反压core。当然,我不是很清楚这里你指的core是什么,如果是NOC或者system bus过来的数据的话,可以用反压来保证自己不会溢出。
发表于 2015-2-4 14:58:28 | 显示全部楼层
都可以啊,看具体需求的啊,还有就是钱的问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-7-3 00:21 , Processed in 0.094821 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表