在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9873|回复: 4

[讨论] 困惑,xilinx mig ip核中的时钟

[复制链接]
发表于 2015-1-29 22:45:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
由于要调试ddr3,因此看了mig ip核的资料,在vivado中生成了mig核,但是最其中的一些时钟、频率有些困惑,列举出来向大家请教下。1 clock period选项和PHY to controller clock ratio选项。
    clock period指的是DDR的读写时钟,即工作时钟。从资料上得知PHY的时钟与DDR的读写时钟一样,用户的控制时钟是PHY的时钟的分频。


2 input clock period选项 :值得是mig核中pll模块的输入时钟。


3 system clock :系统时钟 可以单端和差分输入
4 ref clock : 参考时钟,可以单端、差分和no buffer输入。
我的理解:若fpga外部有一对差分输入的时钟源clk_p、clk_n,我将差分时钟连接到ref clock,ref clock是mig中的pll模块的输入时钟吗?由pll模块输出的时钟是DDR的读写时钟吗?system clock是什么意义,该时钟应该怎样连接?我可以将clk_p、clk_n经过DCM输出的时钟作为system clock吗?
发表于 2015-1-30 10:54:23 | 显示全部楼层
1.ref clock不是mig中的pll模块的输入时钟,ref clock是给IDELAYCTRL用的,固定接200MHz或者300MHz;
2.pll输出的时钟不是DDR的读写时钟;
3.system是PLL模块的输入时钟。
手册ug586上时钟结构有的啊,仔细看下就理解了。
 楼主| 发表于 2015-1-30 16:41:52 | 显示全部楼层
回复 2# hnuwyf

非常感谢,该看文档了
 楼主| 发表于 2015-1-30 16:45:06 | 显示全部楼层
回复 2# hnuwyf
ref_clk可以用较低频率的差分时钟吗?比如60m。我可以用dcm产生的时钟用作mig ip核的system clk吗?
发表于 2018-12-18 16:13:05 | 显示全部楼层
学习中。。。。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-21 14:43 , Processed in 0.018489 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表