在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7492|回复: 5

[求助] 怎么仿真PLL系统的环路相位裕度

[复制链接]
发表于 2014-12-8 17:39:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在cadence下我已经搭好了整个电路级模块的PLL,因为PLL每一个电路模块总会引入环路时延,这个环路时延实际上可以等效为整个系统上新添加的一个额外极点,影响环路稳定性,导致在手算情况下的相位裕度和实际电路真正的有所差别。所以我想知道在真正电路级模块下的环路相位裕度是多少?怎么仿真?用stb在某个点加iprobe可以吗?
发表于 2014-12-9 06:08:23 | 显示全部楼层
pss+pstb?....该要等多久才能锁定啊
发表于 2014-12-10 10:53:46 | 显示全部楼层
pll系统建模从频率模型和时域模型两个维度开始,频率模型是设计环路滤波器的辅助模型,也是测试相位裕度的手段之一
发表于 2015-8-11 13:58:48 | 显示全部楼层
我试过了,感觉仿真结果是错误的,整个PLL电路有太多的结点,根本看不出主极点,感觉只能建模分析相位裕度,求高手解答
发表于 2018-12-21 16:04:42 | 显示全部楼层
看看先
发表于 2021-10-27 21:39:01 | 显示全部楼层
嗯嗯
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-27 03:09 , Processed in 0.018893 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表