在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6741|回复: 17

[求助] 差分对不匹配的迟滞比较器

[复制链接]
发表于 2014-11-17 18:11:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
绘图1.jpg       做了一个迟滞电压为150mV的比较器,采用差分对不匹配的方法,但书上和网上都没看到这种结构。各位大神指点一下,看看有什么问题么。
发表于 2014-11-17 21:37:50 | 显示全部楼层
看不到参数
 楼主| 发表于 2014-11-18 08:56:44 | 显示全部楼层
A端口差分NMOS管的个数比为5比1,根据所需的迟滞电压设置的,B端口也是一样的结构
 楼主| 发表于 2014-11-18 08:58:31 | 显示全部楼层
回复 2# semico_ljj

A端口差分NMOS管和迟滞NMOS管的个数比是5比1,B端口结构和A端口一样
发表于 2014-11-18 11:18:51 | 显示全部楼层
回复 1# 王东旭


   可能控制栅极会鲁一些,你这个结构最差情况下传输门可能工作不正常
发表于 2014-11-18 11:49:49 | 显示全部楼层
简单看了一下这个结构确实是可以迟滞的啊,比如:让B端固定在一个电位,A端电位从一个很高电平往下降,刚开始的时候Vout=1,Voutb=0,这时A管的传输门打开,在A侧Id是B侧的数倍,当A电位降到与B电位相等时,如果没有传输门的存在AB两边对称,在运放开环增益比较高的情况下应该立刻改变输出状态,但是由于传输门导致两边静态电流不对称,因此A侧栅端电位需要降低到更低以使两侧电流相等来使输出状态跳变,这个更低的A侧栅电位就越过了B侧栅电位,因此产生了迟滞。
具体迟滞窗口的大小和响应速度需要仔细的仿真。
 楼主| 发表于 2014-11-18 13:59:05 | 显示全部楼层
回复 5# kwankwaner
你所指的极差情况是指什么情况呢
 楼主| 发表于 2014-11-18 14:25:47 | 显示全部楼层
回复 6# fightshan
当响应达到摆率的时候这种结构应该和一般的两级比较器一样,响应只由偏置电流和结点电容决定,是吧?
发表于 2014-11-18 15:14:45 | 显示全部楼层
学习了
发表于 2014-11-18 19:35:36 | 显示全部楼层
用差分管和迟滞管的比例调节迟滞区间,有什么问题?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-1 12:54 , Processed in 0.033930 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表