在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5747|回复: 1

[求助] Xilinx FPGA引脚分配中的些许疑问

[复制链接]
发表于 2014-8-28 17:59:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在使用FPGA的过程中,引脚分配时有些不懂的地方,请教一下大家。
(1)我在ML505的FPGA上找到一组排针,想通过跳线和两另一块FPGA连接,这些PIN连接到FPGA上时,会标注出一些关键字,我在用的时候不知道会不会出问题:
        a. (IO_L14N_VREF_11)VREF, 查到这个关键字的意思是参考电压,不知道我能不能直接当作普通IO口进行使用,输入或者输出会不会因为这个管脚是VREF产生影响?
        b.  (IO_L10P_CC_13)CC,查到的意思是Clock Capable,局部时钟脚,是不是用着个管脚作为时钟输入的时候会获得更好的质量?如果不作为时钟输入时是否能够正常作为IO口进行工作?

(2)ML505上还有一组差分引脚的排针,有关键字SM、DIFF、CC_SM,不知道这些关键词有什么区别?

(3)如果我想把差分管脚作为单端数据管脚使用,我是应该P和N都可以连不同的数据,还是只能连P,或者只能连N?如果只能连P或N的化那不用的N或P是否需要做什么处理呢(悬空或者接地)?
发表于 2014-8-28 23:34:06 | 显示全部楼层
引脚能不能相连 关键看引脚所在BANK的 IO电压和电平标准,如果你将管脚约束好了,工程编译也能过,那就肯定可以用,既然你是跳线的连接,就不要要求引脚性能了,差分的P,N都可以做单端用,但前提是BANK的其它引脚和这个引脚的电平标准要兼容,可以混用,这个如果不去看手册,就看编译结果有没有ERROR
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-23 17:33 , Processed in 0.019614 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表