在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3371|回复: 4

[求助] tsmc18rf LVS res 不匹配 why

[复制链接]
发表于 2014-6-2 21:07:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
刚接触不久,一直没用这个工艺库。今天在仿LVS时发现,电阻是对比阻值。我把原理图和layout中的阻值从设定页面看是相等的。
但是仿真出来却是下面这个结果:
还请各位老师,指导下学生。
谢谢
我在版图中用的是POLY电阻,用了一圈NWELL包着的。阻值设置的一致。
我的疑问是:这是我版图的问题?还是软件设置问题?亦或对比的不是阻值而是LR?

就是不匹配

就是不匹配
发表于 2014-6-3 08:54:03 | 显示全部楼层
电阻偏差很正常的事情。你非常关注绝对值吗?
 楼主| 发表于 2014-6-3 22:45:15 | 显示全部楼层
回复 2# liuycto
我是没明白 我设置的一样的呢  怎么偏差了那么大  不理解
发表于 2014-6-4 09:08:06 | 显示全部楼层
PDK 有些 W/L 沒去改過一次會帶錯值
另個可能是有些電阻還須算電阻頭 contatc 阻值

請找TSMC
发表于 2014-6-4 10:35:52 | 显示全部楼层
应该是你电路图中设计的电阻尺寸问题。比如说你电路原理图中的尺寸是L=29.78u,实际版图的尺寸的精度时29.7u或者29.8u,LVS自动忽略或者进行了四舍五入。
检查一下你的电路中电阻的尺寸,把小数点后第二位去掉就ok了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 09:45 , Processed in 0.025597 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表