在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: haijiao7hao

[求助] 有关比较器失调电压的仿真

[复制链接]
发表于 2020-8-11 17:44:11 | 显示全部楼层
前面是sah_ideal理想采保电路,得到锯齿波,但是这个波的步长和步进是怎么定义的?和比较器的clk时钟有什么关系?变压器是analogLib下的xfmr模型
发表于 2020-8-11 17:46:04 | 显示全部楼层


clxun 发表于 2016-6-14 11:00
vtans_clk设置为0.5,接抽样时钟,但是,要在抽样时钟后边多加几个buffer,才能接在sah_ideal上,要保证采 ...


这个采样点是怎么保证的呀?此处时钟是和比较器在ADC中工作时钟一致吗?如何选取,另外蒙特卡洛仿真后数据怎么实施呀?
发表于 2020-10-16 15:18:12 | 显示全部楼层
问题解决了吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 15:51 , Processed in 0.017900 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表