在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3267|回复: 10

[求助] pmos,求解!

[复制链接]
发表于 2014-3-23 10:27:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人想做一个传输门的hspice仿真,遇到了一个问题:      对于一个pmos管, 输入为源级Vs=5V,栅极Vg=5v,衬底 V=5V;
      想查看作为输出的漏极的电压,结果发现漏极电压Vd也为5V,
      百思不得其解,pmos管不是应该截止了吗,怎么输出电压也为5V???
发表于 2014-3-23 12:53:43 | 显示全部楼层
浮空?
 楼主| 发表于 2014-3-23 14:50:08 | 显示全部楼层
没有,漏极接了一个1pf的负载电容
C:\Users\Administrator\Desktop\传输门\1.png
 楼主| 发表于 2014-3-23 14:58:45 | 显示全部楼层
回复 2# rong00i8


    1.png
 楼主| 发表于 2014-3-23 15:02:01 | 显示全部楼层
回复 2# rong00i8


   没有,漏极接了一个1pf的负载电容
 楼主| 发表于 2014-3-23 15:04:07 | 显示全部楼层
回复 2# rong00i8


   就仿真图中上面部分!
发表于 2014-3-23 15:45:16 | 显示全部楼层
把电容的初始电压设为0,先加C和C反控制信号,Vi延时,后于C和C反信号加入。不要在同一时刻,这样电路的工作状态才确定
 楼主| 发表于 2014-3-23 16:07:36 | 显示全部楼层
回复 7# lishiliang


   高人啊!确实不能同时加信号!   mp1 out vdd vin vdd pch l=1u w=16u,
   如何让vin延时输入呢?还请继续指教下
 楼主| 发表于 2014-3-23 16:27:59 | 显示全部楼层
回复 7# lishiliang
vdd vdd 0 dc 5vvin vin 0 pulse 0 5v 1n 1n 1n 3n 6n


cload out 0 1p ic=0v
mp1 out vdd vin vdd pch l=1u w=16u


不知道是不是这样来延时?vin延时1ns后再输出高电平
还有但是漏极输出电压再最开始那一刻为2.5v,后面才跳到0v,这是为什么?
 楼主| 发表于 2014-3-23 19:48:49 | 显示全部楼层
回复 7# lishiliang


   大神,期待你的解答呀!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-5 16:14 , Processed in 0.031250 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表