在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: uestckaiwen

[求助] 关于PHY的问题,困惑已久

[复制链接]
发表于 2015-7-10 12:52:11 | 显示全部楼层
PHY 可以理解是模拟电路设计, 用来接收或放送数据的接口,电路结构TX RX CDR PLL等
发表于 2015-8-1 21:09:14 | 显示全部楼层
谢谢分享~~
发表于 2015-8-20 09:53:59 | 显示全部楼层
关键还是速度问题,phy中主要的部分是pll能够倍频出较高的速度,另外其内部有sedes的实现,达到接口高速的要求。另外串行接口的电压摆幅较低,会降低功耗。
发表于 2018-12-22 18:07:30 | 显示全部楼层
发表于 2019-11-11 10:42:20 | 显示全部楼层
学习了  多谢!!!!
发表于 2019-11-14 17:47:13 | 显示全部楼层
谢谢
发表于 2019-11-19 14:23:12 | 显示全部楼层
传输速度要求,为了保证时序,需要有phy来做调整
发表于 2019-11-26 19:23:58 | 显示全部楼层
学习啦
发表于 2020-5-14 07:07:25 来自手机 | 显示全部楼层
ddr协议里面没有提出phy这个描述,甚至还有的直接描述的是controller. Controller是用来完成协议层的操作,比如完成初始化,按照协议要求进行命令的发送完成传输。phy层会完成协议的高速化,还有一个重要的方面是完成training过程,这个过程是跟模拟提供的delay有很大的相关性,所以模拟绑定的很紧密,也是跟工艺很相关的。除此之外,还有一个重要的功能就是完成接口的电气特性的设计,这也是模拟相关的。所以phy一般都以硬核的形式进行提供。
发表于 2020-11-4 11:04:12 | 显示全部楼层
主要由速度决定的,一般高速的接口才会用到PHY,串行传输速度才能上去
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 23:51 , Processed in 0.021446 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表