在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2069|回复: 1

[讨论] 流水线ADC中比较器失调问题

[复制链接]
发表于 2014-3-3 21:39:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
书上说.......流水线ADC中比较器的失调只要小于Vref的几分之一(由每级有效分辨率和冗余位数决定),失调就不会限制ADC。测试结果说......14位的ADC,DNL零点几LSB,按照原来的思路就觉得比较器应该不限制性能了,但稍微优化了一下第一级的比较器,ADC的动态性能竟然提高了10dB,为什么呢?请指教呀:)
发表于 2014-3-6 13:21:36 | 显示全部楼层
也在设计流水线AD,没考虑过还有这个问题,你确定之前使用的比较器的失调小于Vref/8?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 20:38 , Processed in 0.020172 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表