在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2404|回复: 3

[求助] xilinx v5 pcie设计

[复制链接]
发表于 2014-1-21 11:33:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
前期在大家的帮助下,现在已经把pcie核自带的仿真跑起来了,感谢大家的帮助。
有一个问题不明白,看资料上说pcie发送接收数据都需要通过GTP高速IO,我想问一下在实际的设计过程中,我是不是还需要生成一个GTP的核,还是只需要在UCF文件里直接把PCIe的收发管脚指定在GTP上就可以了。
在PCIe核自带的仿真文件中,board-rp-rport文件里面是不是模拟的一个GTX高速IO接口,第一次做这个很迷茫,希望大家多多帮助,如果有哪位大神在实际的电路板上做过PCIe的设计,能否指导一下,毕竟仿真核实际的上机还是有很大的差别。
我的qq:156635289;如果有现成的工程,也可以私聊,感谢大家的帮忙。
发表于 2014-4-17 08:54:42 | 显示全部楼层
GTP当然得例化啊
发表于 2014-4-20 00:12:22 | 显示全部楼层
个人觉得在生成ip核的时候它自己会例化;xilinx的片子是分区域的,有的区域是有GTX/GTP的,那么在pcie核的par过程中,会自动选择这些区域。
发表于 2014-4-20 22:19:47 | 显示全部楼层
不需要,PCIEIP核本身包括了GTP,在生成IP核时会有一个选型设定接口参数的,不过一般没人更改,都用默认值。由于每款FPGA的高速串口位置是固定的,只能在高速串口上实现高速协议,所以只要将IP核的对外接口直接配置到高速串口对应的管脚上就可以了,需要的是注意管脚的顺序。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-28 12:59 , Processed in 0.020291 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表