在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4041|回复: 12

[求助] Xilinx FPGA板上DDR2验证

[复制链接]
发表于 2014-1-15 11:42:21 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教高手们一个问题。我在FPGA板上进行DDR2验证时,为啥频率最高只能达到40MHz?高于这个频率就会导致读写数据的错误。
而RTL验证却可以到达350MHz。
请高手们说一下,FPGA验证需要设置什么?怎样才能提高频率?
发表于 2014-1-15 12:12:07 | 显示全部楼层
哪个时钟是40MHz?你用的是哪个片子
 楼主| 发表于 2014-1-16 09:35:16 | 显示全部楼层
回复 2# haitaox


    通过示波器测试,送给DDR2的时钟是40MHz,DDR2是三星的
 楼主| 发表于 2014-1-16 09:36:39 | 显示全部楼层
回复 2# haitaox


    使用的是Xilinx FPGA
发表于 2014-1-16 12:42:45 | 显示全部楼层
40MHz太慢了,DDR2支持到400MHz的时钟啊
发表于 2014-1-16 13:15:32 | 显示全部楼层
电路板是第三方的还是自己画的,会不会是信号完整性问题
 楼主| 发表于 2014-4-2 16:33:25 | 显示全部楼层
回复 5# haitaox

我们目前使用的是Xinlinx V4的板子,并且目前能够跑到40MHz,DDR2正常工作。
但是将频率提高到80MHz的时候,会发生读取第16个数据一致与第15个数据一样,并且很规律。我们怀疑可能是取数据的DQS进行了叠加,导致最后读取的数据发生了错误。

不知道高手您是如何提高速度的。或者有什么好的建议
 楼主| 发表于 2014-4-2 16:43:33 | 显示全部楼层
回复 6# lddyx123


    电路板是Xilinx V4板子,为啥说信号的完整性问题?
发表于 2014-4-2 18:31:54 | 显示全部楼层
检查TIMING REPORT   V4本来就很难跑快
发表于 2014-4-2 21:43:25 | 显示全部楼层
V4已经很高端了。我用spartan6的都能跑到400MHz
你仿真对了吗,先把仿真做了再说
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-22 04:54 , Processed in 0.021843 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表