在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 1945|回复: 2

[求助] 信号接收电路大神们请进,求教一个现象如何解释

[复制链接]
发表于 2013-12-11 11:35:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟做了一个信号采集系统,基本架构是:(10mV、10MHz)信号-射频接口-前级滤波器-可变增益放大器(AD8331)-后级滤波器-ADC(Vpp 2V 16bit)-FPGA-上位机。
现象描述:
1.射频接口悬空,不接任何信号源,最后采集到的信息是在0附近幅值很小很小(±4以内)的底噪。
2.射频接口和前级滤波器之间断开,前级滤波器之前用一个50欧姆的电阻短接到地,最后采集到的信息也是0附近幅值很小很小(±4以内)的底噪。
3.接上信号源(来自函数波形发生器,比较纯净的正弦波),VGA增益10dB以下,采集到一个幅值相对较小(±128以内)的、信噪比相对比较高的结果。
4.接上信号源(来自函数波形发生器,比较纯净的正弦波),VGA增益10dB以上,无论增益如何改变,采集到一个幅值满量程(±32768)的、信噪比很差的结果,信号幅值跟VGA增益线性不相关。

小弟最近一直试图解释现象4,但始终无法找到问题的根本。
我有怀疑过AD8331的输出阻抗不匹配,由于数据手册上没有给出一个确定的值,我试过后级滤波器阻抗匹配50-50、200-50、500-50,都没有改变现象4。

求教各位在这方面有经验的大神,帮小弟把把脉,需要我在增加些什么信息的也可以留言,我会继续添加进来,万谢!

小弟QQ406534521,随时欢迎加好友,结识电路方面的朋友。
发表于 2013-12-11 17:51:55 | 显示全部楼层
估计是数据符合问题或接口时序不稳定
 楼主| 发表于 2013-12-11 19:01:58 | 显示全部楼层
回复 2# pusher_yxg


   我今天测试下来,发现AD8331的差分输出好像不太匹配,用示波器测下来,差分信号相减之后的信号中心平面不在0,而是在40mV,我想会不会是这个引起的ADC溢出
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 05:20 , Processed in 0.017800 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表