在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2479|回复: 5

使用抖动的时钟进行采样的问题

[复制链接]
发表于 2013-12-6 16:29:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位好,     我现在在做一个连续时间的Sigma delta 调制器,我想仿真时钟抖动对系统性能的影响,现在我有了用于产生抖动的时钟的模块,可是,我不知道怎么用这个模块去采样。Simulink中的采样都是有固定时间的,而我需要的采样是要根据这个抖动的时钟进行,请问这样的模块该怎么做?
谢谢了
发表于 2013-12-7 20:12:48 | 显示全部楼层
可以考虑将抖动时钟和被采样对象作为两个矩阵进行运算
发表于 2013-12-10 23:46:43 | 显示全部楼层
你应在每一Simulink的采样时间,根据抖动时钟引起的时钟周期的变化,计算出反馈DAC的反馈总电量。
发表于 2013-12-12 17:59:12 | 显示全部楼层
这个应该不难吧,你就建一个函数,比如Asin(T+deltaT),然后把那个随机量引入到deltaT不就完事了,误差采样值就产生了
发表于 2013-12-13 01:02:51 | 显示全部楼层




不应这样处理。连续时域SD ADC的时钟抖动敏感部位为反馈的DAC,其波形为指数升、下降沿的阶梯形,回零与非回零的波形对抖动时钟的敏感度不一样,只能通过加入信号的非线性回落(nonlinear settling)行为才能模拟出。
发表于 2013-12-13 09:15:59 | 显示全部楼层
回复 5# mystrip


    首先我同意你的描述是正确的,如果认真的对待是这样的情况。不过我的观点是其实这个由clock jitter引入的noise是一个random的,如果简单处理的话就把它当作一个随机信号处理也是可以的,而且这样建模比较方便。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-29 02:20 , Processed in 0.028888 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表