在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4270|回复: 4

[求助] IBUFDS+BUFG相关时钟问题——FPGA

[复制链接]
发表于 2013-10-14 11:48:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
综合时,如果在IBUFDS后插入BUFG,再送入PLL,这种综合出来的版本,通过chipscope测信号全部为0;
而如果IBUFDS不插入BUFG,而是直接送入PLL,版本正常;

各位大神能否帮忙解释下,或者怎样设置可以不让synplify不自动插入BUFG,坐等,谢谢了。
发表于 2013-10-15 12:44:29 | 显示全部楼层
仿真能通过不?
首先,IBUFDS差分转单端后进BUFG,再进PLL/DCM是常见用法,出错我想到种可能性,你对BUFG和PLL作过位置约束没?应该放开让它自动布置位置就好。

你也可以自己代码的方式去写,不会自动加入BUFG,就是直接用原语,不要使用IPCORE生成的.v文件,而是参考把里面代码直接写在工程里,但你加不加BUFG都随你的便了。
 楼主| 发表于 2013-10-15 14:37:11 | 显示全部楼层
回复 2# eaglelsb


    感谢你的回复,针对综合后的仿真还没开始做,我没有对BUFG和PLL做过位置约束;

    请教下,synplify有语句来限制其自动增加BUFG吗?非常感谢
发表于 2013-10-15 15:57:31 | 显示全部楼层
define_global_attribute syn_auto_insert_bufg {0}
你加行这个进去,不过默认就是关闭的,所以不会自动加bufg的,
你是什么器件?为啥不用DCM/MMCM呢?
 楼主| 发表于 2013-10-16 11:39:52 | 显示全部楼层
回复 4# eaglelsb


    用的是MMCM,上面描述成PLL了。非常感谢你的回复。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 06:26 , Processed in 0.016535 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表