在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2242|回复: 2

[求助] verilog HDL的function中,能不能例化其他模块?

[复制链接]
发表于 2013-9-21 10:44:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
RT,今天编程,突然遇到一些问题:1、在写时序电路时,由于输入不是同时的,所以存在判断二者是否变化问题。
2、由于输出相对输入有着 固定延时,要对输出采样,保证正确输出,进而要对最后一次输入变化开始计时,然后到达一定时间,对输出采样。
     在时序电路中,对输入电平变化计时,这个貌似不好弄。

针对以上问题,我想写一个函数,计算出结果后,直接赋给时序电路的输出,这样就能保证在输入变化后 第一个时钟上升沿输出正确结果。
遇到问题:要调用其他模块,不知道在 函数内 能否例化其他模块,比如加减乘除等module?
发表于 2013-9-21 20:49:46 | 显示全部楼层
不行。
 楼主| 发表于 2013-9-22 08:30:08 | 显示全部楼层
回复 2# zw84611
哦,是的,我弄了一下,只要例化的地方都有错误。谢谢回复!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 02:12 , Processed in 0.019339 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表