在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2651|回复: 7

[求助] 求助MDAC的输出问题

[复制链接]
发表于 2013-9-14 22:24:32 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
去.png 我做100MSPS ADC中的1.5bit MDAC为什么输出这么乱,请问是什么出了问题啊,请哪位给指教
发表于 2013-9-15 01:09:06 | 显示全部楼层
这信息也太少了,至少运放没建立完全。。
 楼主| 发表于 2013-9-15 12:47:38 | 显示全部楼层
MDAC.png 正玄波输出是输出是这样的,运放是增益自举折叠式全差分运放,增益100dB,带宽1G(负载1pF),还要什么信息呢,我不知道该给些什么
电路如下 MDAC电路.png
发表于 2013-9-15 15:54:51 | 显示全部楼层
1. 建立不完全,可能带宽不够,或者别的原因,先把电路的运放给换成理想运放,让建立正常了再说
2. 采样相输出没有短接,开关有问题;当时理论上来讲只要运放建立够快就算不短接也不会影响,但是短接了效果会好
 楼主| 发表于 2013-9-15 16:22:59 | 显示全部楼层
回复 4# firevortex


    谢谢了啊,还得请教一下理想全差分运放怎么搭的,只会搭单端输出的
 楼主| 发表于 2013-9-15 17:15:58 | 显示全部楼层
回复 3# 000shzhf

关于输出短接这个问题,我想问一下,因为我这个是双通道采样的,就是说比如p1阶段,通道1采样,p2通道2在采样,总有一个在采样,输出也能短接的吗
发表于 2013-9-16 01:45:13 | 显示全部楼层
回复 6# 000shzhf

只有运放不工作的时候才可以短接,短接是为了下一相更好的建立,理论上说不短接也没事。理想运放很简单,就想mos管小信号模型一样,用vccs加一个负载再加一个cmfb控制输出共模就行了
 楼主| 发表于 2013-9-16 16:50:58 | 显示全部楼层
回复 7# firevortex


    热心人啊,感谢给与指点,不过我自己搭了一下,仿真不出来啊,能给个电路吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-21 17:11 , Processed in 0.028147 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表