在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4234|回复: 3

[讨论] 采用压控环振结构VCO的PLL相噪可以达到怎样的水平

[复制链接]
发表于 2013-8-19 10:28:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
想问一下如果有加LDO控制电源噪声,这种结构的PLL相噪(抖动)大概可以达到什么水平?
此外,在ADI的资料上看到说PLL的输出时钟的PPM(时钟精度)只由输入参考始终决定,与环路设计无关。请问这个又该如何理解?PPM到底是一个什么样的指标?
发表于 2013-8-19 10:56:07 | 显示全部楼层
频率精度和频率稳定度(phase noise or jitter)是两个不同的概念,频率综合器的频率精度指相邻两个输出频率之间的最小间隔;瞬间频率稳定度指瞬间频率无规则变化,频域表现为phase noise或杂散。(来源于池保勇的CMOS射频集成电路分析与设计P458)
 楼主| 发表于 2013-8-20 10:30:06 | 显示全部楼层
回复 2# kook309


    多谢解答!
    所以PPM其实是说晶振的频率精度的。比如我要一个200.1MHz的时钟参考源,那么我选用的参考时钟频率精度至少要达到0.1/200*1000000=500PPM的规格。
    这样理解对么?
发表于 2013-8-20 12:07:18 | 显示全部楼层
因为PLL是锁相的而不是锁频的,所以相位可能有偏差(即相位噪声,也就是jitter),但频率会严格相等。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 01:59 , Processed in 0.021775 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表