在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3808|回复: 6

[求助] OFFSET OUT约束

[复制链接]
发表于 2013-8-1 11:33:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位,FPGA中输出数据和时钟给下游器件如DAC,要让数据和时钟输出能对齐,在忽略外部PCB布线时延上,FPGA应该做什么约束才能保证呢,如果做OFFSET OUT约束的话,可能都能满足小于约束值,但不一定两个的值是基本一致的。坐等高手来解惑
发表于 2013-8-1 14:03:03 | 显示全部楼层
这个基本没法保证。首先确保所有数据输出都是寄存器的,并且放在IO cell里面(ISE有此设置)。
方法:
1): 如果始终频率不高(比如《=200MHZ)。可以采取故意把data在输出的时候用时钟负延寄存一下。这样setup/hold都有1/2T的时间。
2):用示波器看data跟clock的关系,调整IODELAY的值(ISE UCF有设置)。
 楼主| 发表于 2013-8-1 14:33:19 | 显示全部楼层
回复 2# yangyuf1


目前寄存器有放在IOB里,有好几位的数据,怀疑是数据输出寄存器到IOB之间的布线每位延时不一样,这中有什么方法吗?
发表于 2013-8-1 18:00:03 | 显示全部楼层
完全对齐是不可能的。
参考方法1.
发表于 2013-8-1 22:47:37 | 显示全部楼层
使用IODELAY,通过原语调用
发表于 2013-8-2 06:26:58 | 显示全部楼层
为什么有这种需求呢,比较少见
 楼主| 发表于 2013-8-2 08:40:47 | 显示全部楼层
回复 6# gygyg


   没有要时延完全一致,但应该控制在一定范围内,超过一个周期的话数据就会发生错误,这种需求应该是不少见吧,就和差分数据等长是一个道理的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-2 21:17 , Processed in 0.023348 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表