在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 14674|回复: 13

[求助] DCDC的layout问题

[复制链接]
发表于 2013-7-3 08:57:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问哪个高手有经验在画buck-DCDC的layout时要有什么特别注意的地方,还有在画功率管时是不是每几十个管子就必须就得加上guardring,如果我不加会有什么后果。
发表于 2013-7-3 10:19:59 | 显示全部楼层
本帖最后由 shidaixu 于 2013-7-3 10:22 编辑

不加也行,做出来,latchup概率大一点.有一种曲栅结构,会在中间插入tap,很均匀.也是这方面考虑.
发表于 2013-7-3 11:17:17 | 显示全部楼层
看你的Project有沒有用到高壓元件
有的話,要特別注意高壓元件的Guardring電位
大面積的DRIVER MOS有沒有要幾10支就要包Guarding,可以識你的Die size做考量
但是兩個大MOS中間就一定要有足夠的空間,以及Guardring做防護
以上
发表于 2013-8-1 14:18:17 | 显示全部楼层
最好加GUARDRING
发表于 2013-8-1 17:41:06 | 显示全部楼层
和一般的模拟芯片layout要求一样,最主要的要做好隔离,特别EA和bandgap要做好隔离防止噪声。不一定要加guardring但是要多tap曲栅可以省面积但是镜像不准确。powermos要注意电流密度要均匀
发表于 2013-8-7 20:34:37 | 显示全部楼层
领教了!!
发表于 2013-8-15 18:07:41 | 显示全部楼层
容易latch up
发表于 2013-9-17 11:42:05 | 显示全部楼层
看你的Project有沒有用到高壓元件
有的話,要特別注意高壓元件的Guardring電位
发表于 2013-9-17 13:08:13 | 显示全部楼层
感謝這串討論串,讓小弟獲益良多~~~~
发表于 2013-9-17 15:04:20 | 显示全部楼层
画了好几个3.3V工作的功率管了。每个的w/L都是上万的量级。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-21 21:52 , Processed in 0.025830 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表