在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 13900|回复: 17

[求助] sar adc中DAC(电容阵列)模块,疑问!

[复制链接]
发表于 2013-7-2 12:50:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 a925059215 于 2013-7-2 12:51 编辑

最近在做sar adc,差分输入, 输入采样仅仅是高位段参与,低位段不参与输入采样。 DAC部分不应该需要开关部分和电容阵列部分吗?下图的电路中,M1、M2负责实现输入采样时的开关,M3、M4以及C1、C2是起什么作用呢?其中:Vrp=4V,Vrn=1V,Vcm=2.5V,Vi是处于1V~4V的正弦波。
求大神们指教!
电路.jpg
发表于 2013-7-3 20:36:42 | 显示全部楼层
每个电容的底板当然不止一个开关,高位段的电容底板接三个开关,分别连到vi、vrn、rvp;低位段的接两个开关,分别接vrp、vrn
m3、m4也是采样开关的一部分,而且是核心部分,m1、m2更多的是gei电容顶板充电至vcm用
c1、c2大约是用于调节conversion phase电容顶板共模电压
 楼主| 发表于 2013-7-4 00:26:58 | 显示全部楼层
回复 2# swolftam


   有了M1和M2不就已经可以保证对输入采样了么?M3和M4的作用就相当于将vp和vn连接至一个电位的作用么,怎么M3和M4是核心模块呢?   这些知识您是从哪儿知道的?有什么参考资料吗?
发表于 2013-7-4 17:10:54 | 显示全部楼层
M1和M2在断开时会有电荷注入到节点Vp、Vn上,它们的电荷注入会存在一定失配,M3、4就是用于消除这个失配。参见razavi第十二章。
论坛里资料多的很,看你愿意花多少时间精力去研究了。
 楼主| 发表于 2013-7-4 19:03:00 | 显示全部楼层
回复 4# swolftam


   恩,好的,谢谢!
发表于 2013-7-24 16:00:08 | 显示全部楼层
回复 2# swolftam


   请教,为什么一般这种电容列阵结构的 LSB列阵(低几位)不参与采样呢?
我认为将LSB列阵下极板也加3个开关,参与到采样中,可以消除满量程误差,也没用带来什么问题呀。
发表于 2014-6-28 17:27:21 | 显示全部楼层
good description !
发表于 2017-12-7 21:22:21 | 显示全部楼层
sar adc中DAC(电容阵列)模块
发表于 2018-5-25 16:37:26 | 显示全部楼层



采样的时候DAC上下两个阵列存储的电荷分别是多少呢?
Q+=16C(Vip-Vcm)+(7C//C)(Vcm-0)?
Q-=16C(Vin-Vcm)+(7C//C)(Vcm-0)?
也就是采样的时候低位电容阵列的上极板接VCM,下极板接哪里呢,悬空的?本来是接Vin的,但是由于不参与采样,开关的关断的,此时没有连接Vin、Vref+、Vref-。
发表于 2018-5-25 17:19:10 | 显示全部楼层


M1和M2在断开时会有电荷注入到节点Vp、Vn上,它们的电荷注入会存在一定失配,M3、4就是用于消除这个失配。参 ...
swolftam 发表于 2013-7-4 17:10




    比较器输入端本来就是通过M1\2接在一起的,再加个M3、4有什么分别么?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-25 14:00 , Processed in 0.024988 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表