在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1899|回复: 1

[讨论] 《锁相环技术》第四章DPLL的一个疑问

[复制链接]
发表于 2013-4-12 10:47:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
4.9节中IIR低通滤波器,带系数a的那个,应该对应于图4-1中的哪部分?还是图4-1的DPLL框图不包含这个滤波器?如果是这样的话,这个低通滤波器应该加在环路的什么位置,才能得到图4-10的伯德图?
我认为图4-1的框图已经是一个完整的DPLL环路框图,并已经包含了低通滤波器了,不明白为什么作者在4.9节中说“前面的讨论都不包含低通滤波器”。
请各位高手不吝赐教,多谢!

PS:4.9节中IIR低通滤波器传递函数为:a/z-1+a

图4-1 DPLL框图

图4-1 DPLL框图


图4-10 伯德图

图4-10 伯德图
 楼主| 发表于 2013-4-13 14:41:57 | 显示全部楼层
问题已解决
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 19:04 , Processed in 0.027850 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表