在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: ic_newer

[讨论] 模拟电路设计中MOS管宽长的选取

[复制链接]
发表于 2013-1-31 09:25:11 | 显示全部楼层
是呀,模拟电路嘛。 不过我一般避免在模拟电路用Lmin, 不然的话,W再一小,match总是个问题。
发表于 2013-1-31 09:48:18 | 显示全部楼层
宽长比是根据电路的具体指标来设定的,拿最简单的运放举例,通过功耗约束和给定的VDD可以大致分配好电流,从而确定直流偏置,I=1/2Kp(W/L)(Vgs-Vth)^2*[1+(Vds-Vds.sat)],可以大致确定电流镜等的W/L,然后根据增益Av=Gm*Ro,Gm=f(I,W/L),确定放大管的W/L,根据所需的偏置电压确定偏置电路的W/L,根据压摆率,带宽等要求折衷考虑……多看一些好的论文,这是个人体会,请指教~~~
发表于 2013-2-17 01:31:08 | 显示全部楼层
width : gm / id / bandwidth / gain
Length: mismatch performance / vdsat / current accuracy / op input offset / gain
发表于 2013-6-6 16:18:55 | 显示全部楼层
有用~~~~~~~~~~~
发表于 2014-5-22 23:32:00 | 显示全部楼层
我也曾经请教过一些业内顶尖的设计师,他们给出的答案:相同的指标,10个不同的设计师设计出来的电路,也许性能都可以满足指标的要求,但w/l通常一定是不一样的,这也许就是模拟电路设计的魅力所在,因为它没有标准答案。

发表于 2015-4-23 20:40:32 | 显示全部楼层
我也曾经请教过一些业内顶尖的设计师,他们给出的答案:相同的指标,10个不同的设计师设计出来的电路,也许性能都可以满足指标的要求,但w/l通常一定是不一样的,这也许就是模拟电路设计的魅力所在,因为它没有标准答案。
发表于 2020-9-26 00:06:21 | 显示全部楼层
看到这篇帖子觉得又有一些新的思路,值得仔细体会并搭电路尝试
发表于 2022-7-29 16:49:36 | 显示全部楼层
你这是属于灵魂发问了。。。
发表于 2023-2-12 11:17:52 | 显示全部楼层
我的习惯是 可以都将W和L先按最小尺寸将电路结构搭建出来,给定所分配的偏置电流,然后根据gain将宽长比同步增大,再根据带宽/PM等将W调整,最后仿真失调,失调不够同比增大输入对管的W和L和偏置电流管的L(保证W的过流能力的基础上),若是关心面积还可以用源级退化降低失调
发表于 2023-2-12 11:56:29 | 显示全部楼层
如果是电流镜的话,L取决于电流输出的小信号阻抗要多大,比如采用cascode结构,如果两管子一致,那么其小信号阻抗大致等于gmrds^2,其中rds于L成正比,gm由过驱动电压决定,你只要确定这些参数,你很快就能算出你管子的L
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 19:14 , Processed in 0.021651 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表