在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 11241|回复: 11

[求助] DVI或VGA图像接口的像素时钟频率需要多精确?

[复制链接]
发表于 2012-12-17 16:26:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,在用FPGA开发DVI图像接口时,1024*768,60hz刷新率,要求像素时钟是65Mhz,求问这个65Mhz需要有多精确?假如时钟频率是66Mhz是否可以?
先谢谢了!~
发表于 2012-12-17 20:49:08 | 显示全部楼层
我记得是0.5%的误差
 楼主| 发表于 2012-12-17 23:37:53 | 显示全部楼层
回复 2# abab8780000


   问下哪里能找到这个值,是在DVI的specification中么,谢了!
发表于 2016-9-6 12:48:57 | 显示全部楼层
回复 3# kekeguda


  是算出来的,1024X1.3125=1344;768X1.05=806;
1344X806X60=64.9958Mhz;约为65M;
发表于 2016-9-8 16:17:44 | 显示全部楼层
回复 4# 黎释注册

1.3125和1.05是怎么来的?
发表于 2016-9-8 20:28:55 | 显示全部楼层
回复 5# feixuena


行消隐和场消隐时间
发表于 2016-9-18 19:57:21 | 显示全部楼层
可能出来的图像稍微有点差别!!!
发表于 2017-3-13 15:28:04 | 显示全部楼层
回复 6# 黎释注册


   这个时间是怎么得来的呢?
发表于 2017-3-13 16:10:56 | 显示全部楼层
回复 8# xiaoshuai1989


   你可以百度下行消隐和场消隐就知道了,我用的是解码芯片出来后的时钟PCLK,大约就是65M,用示波器测过,
发表于 2017-5-8 22:33:27 | 显示全部楼层
回复 9# 黎释注册


   你好,请问对于dvi接口输出数据的随路时钟是怎么设计的呢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 12:12 , Processed in 0.025414 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表