在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 12335|回复: 10

[讨论] chipscope抓取信号

[复制链接]
发表于 2012-11-28 15:44:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我用chipscope  抓取观察信号,可以看到状态机跑的很正常,能够按照时序正确执行下来。但是我只改变了一下抓取的信号(比如:比如增加新的信号或者删除一些观察信号),并没有改变.v程序,重新综合编译后,状态机就会出现问题,不能正确执行下去。有哪位大神知道这是为什么呀,我并没有改变程序,按道理来说不应该出现这种情况,求解答啊!!!
发表于 2012-11-28 16:11:03 | 显示全部楼层
我觉得吧,肯定是你的代码有什么bug,重新踩信号之后,会影响后面布局布线什么的,但一般不会影响功能。
good luck
 楼主| 发表于 2012-11-28 17:07:08 | 显示全部楼层
回复 2# revers05


    谢谢你。你以前遇到过这种情况么,我最近在调sd卡,遇到很多奇怪的问题。
发表于 2012-11-28 20:54:10 | 显示全部楼层
也有可能Chipsocpe影响到了IO时序
 楼主| 发表于 2012-11-28 22:14:33 | 显示全部楼层
回复 4# pusher_yxg


    那一般这种情况需要怎么修改或者查找问题呢,我现在都无从下手了。
发表于 2012-11-30 15:01:55 | 显示全部楼层
No.1 去掉一些chipsope的信号,看看是否能好,一般这种情况下,并不是因为你采的信号多导致影响时序的,而很有可能是你采的某一个信号,这个信号影响了你后面的时序,通过替换法定位一下,到底是不是存在这样的信号。
No.2 把你整个syn, translate, map, place&route 过程中的warning都读一遍,看看是否能有一些进展。
No.3 在place&route过程中,软件应该科室设置成时序优先。换句话说就是更改一下软件设置看看能否对你的工程有一些帮助。

以上就是我的一点点建议
good luck
发表于 2013-7-26 11:02:47 | 显示全部楼层
楼主怎么解决的  我也遇到相同的问题
发表于 2013-7-26 11:36:36 | 显示全部楼层
一筹莫展 啊
发表于 2013-8-1 22:50:43 | 显示全部楼层
状态机采用独热编码方式
发表于 2013-10-20 23:56:11 | 显示全部楼层
最近碰到的问题不知与它类似不?供参考。
chipscope最好每次新建工程,并导入CDC文件。否则结果也许对的,但抓的波形是显示是错误的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-10 09:07 , Processed in 0.073926 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表