在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2353|回复: 3

[求助] AHB协议下,HOST读写时钟能不能分离?

[复制链接]
发表于 2012-10-18 14:15:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在做一个AHB的简化版一对一的host,具体是1、HOST不采用仲裁机制,固定位宽,HBURST模式采用INCR不指明长度。2、FPGA环境下,与一个具有AHB接口的芯片通信,可以将读写时钟分开吗?

个人在这方面的经验太少,想不出来了?请求大虾们的帮助哈。
发表于 2012-10-18 15:13:20 | 显示全部楼层
AHB的简化版其实就是AHB Lite,总线架构只能一主多从,看你的意思要两主一从(主1读操作,主2写操作,不知理解是否正确),那必须要增加AHB BUS matrix 和 arbiter;
 楼主| 发表于 2012-10-18 15:51:29 | 显示全部楼层
回复 2# sunnyshs


    我要做的HOST是一对一的,换个角度,就是AHB的基本传输时序图中用了一个时钟HCLK,那么可不可用2个时钟WHCLK,RHCLK来代替HCLK,来实现AHB的基本传输?我想确定这样行不行。
发表于 2012-10-18 16:00:41 | 显示全部楼层
这肯定可以,把时钟切换电路搞好,这和SOC启动时一样,PLL没有起来时AHB跑在12M,一旦LOCK,AHB就跑在200M,你要注意的是跨时钟域的问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-7 07:01 , Processed in 0.029344 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表