在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 12259|回复: 17

[求助] 【求助】SAR ADC中共模电压的偏差影响

[复制链接]
发表于 2012-10-4 12:38:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×

请问在SAR ADC中,电源电压为3.3V,共模电压VCM,由于电阻的偏差,比如1%的偏差,使得VCM的电压为1.642~1.658V,那么,当输入电压为0V时,在MSB的比较过程时,采样电容的上极板电压为Vx=Vcm+Vdac-Vin,若此时,Vcm=1.658,那么Vx=3.308V(第一次比较时),由于VREF=3.3V,那么Vx会有一部分电荷的损失,即Vx的电压偏低,那么在后面几位的比较过程中,总的电荷小于实际的电荷量,那么输出的编码会有误差,对于此问题,请问有什么解决方案吗?请高人指点!

 楼主| 发表于 2012-10-8 09:46:28 | 显示全部楼层
自己顶一下,请教高人!
回复 支持 反对

使用道具 举报

 楼主| 发表于 2012-10-8 19:48:10 | 显示全部楼层
再顶一下吧,求高人啊!
回复 支持 反对

使用道具 举报

发表于 2013-9-22 00:26:06 | 显示全部楼层
共模偏差不会引起误差,因为共模电压在比较器的正负端都有,比较时会相互减掉。
回复 支持 反对

使用道具 举报

发表于 2014-5-27 17:43:10 | 显示全部楼层
当Vin为0,Vcm大于1/2 vdd时,采样电容阵列端在比较MSB位时,其电位会大于vdd导致开关处会有电荷泄漏
回复 支持 反对

使用道具 举报

发表于 2014-6-8 17:58:02 | 显示全部楼层
vbnvnvbnbvnbvnbv
回复 支持 反对

使用道具 举报

发表于 2014-6-25 11:56:09 | 显示全部楼层
共模在小范围内偏差不影响 差分得结构 最后结构中会消掉VCOM这项! 偏差太大 你的寄生电容有压控特性 会导致 P 和 N 不对称! 影响性能 建议 VCOM 只用N mos 可以解决漏电的问题
回复 支持 反对

使用道具 举报

发表于 2014-6-27 14:34:39 | 显示全部楼层
應該沒差的 !
回复 支持 反对

使用道具 举报

发表于 2015-11-23 09:56:44 | 显示全部楼层
回复 7# htc072201007


    你的回答“共模在小范围内偏差不影响 差分得结构 最后结构中会消掉VCOM这项! 偏差太大 你的寄生电容有压控特性 会导致 P 和 N 不对称! 影响性能 建议 VCOM 只用N mos 可以解决漏电的问题”。
   
在实际做SAR(单端)的时候,对于上极板共模电平的开关做成NMOS的bootstrap,在采样结束后断开VCM的开关,发现电容阵列的上极板的共模电平会发生变化(几mV左右)。初步认定是由于开关断开的时候由于时钟馈通和电荷注入引起的。关键是这个电压的变化如果是固定的还好,可以通过SAR的系统失调校准去掉。可是这种变化大小与采样电压大小有关,就不能失调校正了。请问为了减少开关关断时,共模电平的变化(与输入相关),实际做的时候NMOS的尺寸该如何考虑?或者加的Dummy管消除电荷注入如何考虑?或者是否能有其他的开关技术来解决这个问题?期盼您的解答~
回复 支持 反对

使用道具 举报

发表于 2016-8-11 18:25:47 | 显示全部楼层
who know it ???
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-13 06:44 , Processed in 0.021691 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表