在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4781|回复: 3

[求助] DDR的预取技术

[复制链接]
发表于 2012-9-12 22:27:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大侠,我现在使用DDR3,对其预取技术很是不解。
QQ截图20120912215931.png
如图,
1.DDR内存工作分为Memory Cell Array,I/O Buffers和Data Bus这三部分是么?如果我的有是64根数据线,也就是位宽为64,这是指这三部分哪部分的位宽呢?图中三部分的位宽分别是多少呢?
2.图中的Memory Cell Array到I/O Buffers的数据传输分别画了2通道和4通道,这2/4通道是指Memory Cell Array的数据由并行的2/4通道传到I/O Buffers中么?
3.DDR说是由于其的预取技术提高了速率,比如说DDR2-400,只需提供核心频率(Memory Cell Array)100MHZ就可以达到数据传输频率(Data Bus)400MHZ。我想问下核心频率不是差分的么?那提供了核心频率,DDR内存工作就不需再提供I/O Buffers和Data Bus的频率了么?
很急,求各位大侠帮忙!!!感激感激!!
发表于 2012-9-13 14:10:15 | 显示全部楼层
对于DDR,之前看过一篇文章,不知道理解的对不对,一起探讨下。

问题一:LZ说的64根数据线指的是芯片外部的数据线位宽还是内部Memory Cell Array存储单元的数据位宽?一颗DDR芯片内部存储单元的数据位宽决定了其总线位宽,但是经常在使用时将多片DDR拼在一起扩展总线位宽达到提高访问效率的目的;

问题二:预取技术相当与在DDR内部核心频率下(假设100MHz)一个时钟周期,预取两个存储单元里的数据A[7:0]和B[7:0](假设存储单元位宽8Bit),然后在时钟上升沿发送A,在下降沿发送B,以此达到200MHz的处理速度。对于DDR2则是一个时钟周期预期四次,核心频率不变,外部接口上的时钟速率提高一倍,则DDR2达到400MHz的处理速度;

问题三:DDR芯片总线上的时钟是差分信号双向的与芯片的核心频率是不同的;
发表于 2014-2-14 11:20:21 | 显示全部楼层
回复 2# ringcoolh


   大侠有和DDR相关的资料吗?
发表于 2015-11-14 15:02:24 | 显示全部楼层
回复 1# recorner


    DDR的核心时钟和接口时钟是两个不同的时钟,他们是有一定的关系的,和预取比有关,以DDR3为例,预取比是8,那么接口时钟频率和核心的时钟频率的比值为4:1。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-28 11:36 , Processed in 0.019962 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表