在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2859|回复: 4

[求助] 半导体工艺 氧化 问题 求助 ,谢谢

[复制链接]
发表于 2012-7-16 16:05:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
工艺问题.bmp
求助,请问如图中所示,该题目应该如何解答?烦请大侠们给个大概思路,最好能有详细步骤,谢谢各位了,题目取自于朱正涌的《半导体集成电路》第一章课后习题,谢谢大家了!!!
发表于 2012-9-22 22:10:59 | 显示全部楼层
本帖最后由 dreameng19 于 2012-9-22 22:53 编辑

5V双极工艺

1. 应该是要计算埋层的厚度
2. 这个是有计算公式 ,也可以查表。
3。消耗硅厚度=0.45倍的氧化层厚度
4. 外延设计厚度 = 埋层上扩厚度 + 氧化消耗的硅的厚度 +  基区结深 +  Vceo等于5V时的势垒展宽宽度

个人觉得没必要算的很清楚,这道题的目的就是让你理解外延厚度是如何确定的,计算过程其次。

通过外延电阻率,计算出外延掺杂浓度,结合-10V耐压,计算出
发表于 2012-10-29 08:27:44 | 显示全部楼层
回复 1# appleyuchi1


    算这玩意儿工作一点没有用。
发表于 2013-8-9 10:51:05 | 显示全部楼层
哈哈,麻烦,不过理论的懂一点也是好的!
发表于 2013-11-26 20:31:51 | 显示全部楼层
发现现在理论知识严重不足啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-4 16:17 , Processed in 0.033907 second(s), 12 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表